此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (US5981317) Method of fabricating a thin film transistor

专利局 : 美国
申请号: 08986555 申请日: 08.12.1997
公布号: 5981317 公布日: 09.11.1999
授权号: 5981317 授权日: 09.11.1999
公布类型: A
国际专利分类:
G02F 1/133
H01L 21/336
H01L 29/66
H01L 29/786
G02F 1/13
G02F 1/1368
H01L 21/02
H01L 29/40
H01L 29/45
H01L 29/49
G PHYSICS
02
光学
F
用于控制光的强度、颜色、相位、偏振或方向的器件或装置,例如转换、选通、调制或解调,上述器件或装置的光学操作是通过改变器件或装置的介质的光学性质来修改的;用于上述操作的技术或工艺;变频;非线性光学;光学逻辑元件;光学模拟/数字转换器
1
控制来自独立光源的光的强度、颜色、相位、偏振或方向的器件或装置,例如,转换、选通或调制;非线性光学
01
对强度、相位、偏振或颜色的控制
13
基于液晶的,例如单位液晶显示单元
133
构造上的设备;液晶单元的工作;电路装置
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
02
半导体器件或其部件的制造或处理
04
至少具有一个跃变势垒或表面势垒的器件,例如PN结、耗尽层、载体集结层
18
器件有由周期表第Ⅳ族元素或含有/不含有杂质的AⅢBⅤ族化合物构成的半导体,如掺杂材料
334
制造单极型器件的台阶式工艺
335
场效应晶体管
336
带有绝缘栅的
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
66
按半导体器件的类型区分的
68
只能通过对一个不通有待整流、放大或切换的电流的电极供给电流或施加电位方可进行控制的
76
单极器件
772
场效应晶体管
78
由绝缘栅产生场效应的
786
薄膜晶体管
G PHYSICS
02
光学
F
用于控制光的强度、颜色、相位、偏振或方向的器件或装置,例如转换、选通、调制或解调,上述器件或装置的光学操作是通过改变器件或装置的介质的光学性质来修改的;用于上述操作的技术或工艺;变频;非线性光学;光学逻辑元件;光学模拟/数字转换器
1
控制来自独立光源的光的强度、颜色、相位、偏振或方向的器件或装置,例如,转换、选通或调制;非线性光学
01
对强度、相位、偏振或颜色的控制
13
基于液晶的,例如单位液晶显示单元
G PHYSICS
02
光学
F
用于控制光的强度、颜色、相位、偏振或方向的器件或装置,例如转换、选通、调制或解调,上述器件或装置的光学操作是通过改变器件或装置的介质的光学性质来修改的;用于上述操作的技术或工艺;变频;非线性光学;光学逻辑元件;光学模拟/数字转换器
1
控制来自独立光源的光的强度、颜色、相位、偏振或方向的器件或装置,例如,转换、选通或调制;非线性光学
01
对强度、相位、偏振或颜色的控制
13
基于液晶的,例如单位液晶显示单元
133
构造上的设备;液晶单元的工作;电路装置
136
结构上与一半导体层或基片相结合的液晶单元,例如形成集成电路部分的液晶单元
1362
有源矩阵寻址单元
1368
其中开关元件为三电极装置
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
02
半导体器件或其部件的制造或处理
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
40
按其电极特征区分的
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
40
按其电极特征区分的
43
以形成材料为特征的
45
欧姆电极
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
29
专门适用于整流、放大、振荡或切换,并具有至少一个电位跃变势垒或表面势垒的半导体器件;具有至少一个电位跃变势垒或表面势垒,例如PN结耗尽层或载流子集结层的电容器或电阻器;半导体本体或其电极的零部件
40
按其电极特征区分的
43
以形成材料为特征的
49
金属绝缘体半导体电极
申请人: U.S. Philips Corporation
发明人: French Ian D.
Powell Martin J.
代理人: Wieghaus Brian J.
优先权数据: 9626344 19.12.1996 GB
标题: (EN) Method of fabricating a thin film transistor
摘要: front page image
(EN)

In the manufacture of a flat panel display or other large-area electronics device, a self-aligned thin-film transistor (TFT) is formed with source and drain silicide parts (31,32) adjacent an insulated gate structure (25,21,22) on a silicon film (20) which provides a transistor body (20a) comprising a channel area (20b) of the transistor. The transistor has its source and drain electrode pattern (11,12) extending under the silicon film (20). The insulated gate structure (25,21,22) is formed as a conductive gate (25) on an insulating film (21,22) which is patterned together with the conductive gate (25). A silicide-forming metal (30) is deposited over the insulated gate structure (25,21,22) and over exposed, adjacent areas (20c and 20d) of the silicon film, and the metal is reacted to form the silicide (31,32) with these adjacent areas of the silicon film. The unreacted metal is removed from the insulated gate structure (25,21,22) by means of a selective etchant to leave the source and drain silicide parts (31 and 32) self-aligned with the conductive gate (25). An electrical connection (n+; 31,32) is formed across the thickness of the silicon film (20) between the source and drain electrode pattern (11,12) and the respective source and drain silicide parts (31 and 32).