此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (WO2018141158) 移位寄存器单元及其驱动方法、栅极驱动装置
国际局存档的最新著录项目数据提交意见

公布号: WO/2018/141158 国际申请号: PCT/CN2017/102243
公布日: 09.08.2018 国际申请日: 19.09.2017
国际专利分类:
G06F 3/041 (2006.01)
G PHYSICS
06
计算;推算;计数
F
电数字数据处理
3
用于将所要处理的数据转变成为计算机能够处理的形式的输入装置;用于将数据从处理机传送到输出设备的输出装置,例如,接口装置
01
用于用户和计算机之间交互的输入装置或输入和输出组合装置
03
将部件的位置或位移转换成为代码形式的装置
041
以转换方式为特点的数字转换器,例如,触摸屏或触摸垫,特点在于转换方法
申请人:
京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN/CN]; 中国北京市 朝阳区酒仙桥路10号 No.10 Jiuxianqiao Rd., Chaoyang District Beijing 100015, CN
鄂尔多斯市源盛光电有限责任公司 ORDOS YUANSHENG OPTOELECTRONICS CO., LTD. [CN/CN]; 中国内蒙古自治区鄂尔多斯市 东胜区鄂尔多斯装备制造基地 Ordos Equipment Manufacturing Base, Dongsheng District Ordos, Inner Mongolia 017020, CN
发明人:
王珍 WANG, Zhen; CN
孙建 SUN, Jian; CN
乔赟 QIAO, Yun; CN
詹小舟 ZHAN, Xiaozhou; CN
黄飞 HUANG, Fei; CN
张寒 ZHANG, Han; CN
秦文文 QIN, Wenwen; CN
丛乐乐 CONG, Lele; CN
王争奎 WANG, Zhengkui; CN
代理人:
北京市中咨律师事务所 ZHONGZI LAW OFFICE; 中国北京市 西城区平安里西大街26号新时代大厦7层 7F, New Era Building, 26 Pinganli Xidajie, Xicheng District Beijing 100034, CN
优先权数据:
201710065761.906.02.2017CN
标题 (EN) SHIFT REGISTER UNIT AND DRIVE METHOD THEREFOR, AND GATE ELECTRODE DRIVE APPARATUS
(FR) UNITÉ DE REGISTRE À DÉCALAGE ET PROCÉDÉ D'ATTAQUE ASSOCIÉ, AINSI QU'APPAREIL D'ATTAQUE D'ÉLECTRODE DE GRILLE
(ZH) 移位寄存器单元及其驱动方法、栅极驱动装置
摘要:
(EN) The embodiments of the present application relate to a shift register unit and a drive method therefor, and a gate electrode drive apparatus. The shift register unit comprises a first input circuit, a second input circuit, a pull-down control circuit, an output circuit, a pull-down circuit, and a control circuit. On the basis of a first input signal, the first input circuit provides a first control signal to a pull-up node. On the basis of a second input signal, the second input circuit provides a second control signal to the pull-up node. On the basis of the voltage of the pull-up node, the pull-down control circuit provides the voltage of a first voltage terminal to a pull-down node, or controls the voltage of the pull-down node on the basis of a first clock signal. On the basis of the voltage of the pull-up node, the output circuit provides a second clock signal to a signal output terminal. On the basis of the voltage of the pull-down node, the pull-down circuit provides the voltage of the first voltage terminal to the pull-up node and the signal output terminal. On the basis of the first control signal and the first clock signal, the control circuit provides the first input signal to the pull-up node.
(FR) La présente invention concerne, selon les modes de réalisation, une unité de registre à décalage et son procédé d'attaque, ainsi qu'un appareil d'attaque d'électrode de grille. L'unité de registre à décalage comprend un premier circuit d'entrée, un second circuit d'entrée, un circuit de commande d'excursion basse, un circuit de sortie, un circuit d'excursion basse et un circuit de commande. Sur la base d'un premier signal d'entrée, le premier circuit d'entrée fournit un premier signal de commande à un noeud d'excursion haute. Sur la base d'un second signal d'entrée, le second circuit d'entrée fournit un second signal de commande au nœud d'excursion haute. Sur la base de la tension du nœud d'excursion haute, le circuit de commande d'excursion basse fournit la tension d'un premier terminal de tension à un nœud d'excursion basse, ou commande la tension du nœud d'excursion basse sur la base d'un premier signal d'horloge. Sur la base de la tension du nœud d'excursion haute, le circuit de sortie fournit un second signal d'horloge à un terminal de sortie de signal. Sur la base de la tension du nœud d'excursion basse, le circuit d'excursion basse fournit la tension de la première borne de tension au nœud d'excursion haute et au terminal de sortie de signal. Sur la base du premier signal de commande et du premier signal d'horloge, le circuit de commande fournit le premier signal d'entrée au nœud d'excursion haute.
(ZH) 本公开实施例涉及移位寄存器单元及其驱动方法、栅极驱动装置。移位寄存器单元包括第一输入电路、第二输入电路、下拉控制电路、输出电路、下拉电路和控制电路。第一输入电路根据第一输入信号,将第一控制信号提供给上拉节点。第二输入电路根据第二输入信号,将第二控制信号提供给上拉节点。下拉控制电路根据上拉节点的电压,将第一电压端的电压提供给下拉节点,或者根据第一时钟信号,控制下拉节点的电压。输出电路根据上拉节点的电压,将第二时钟信号提供给信号输出端。下拉电路根据下拉节点的电压,将第一电压端的电压提供给上拉节点和信号输出端。控制电路根据第一控制信号和第一时钟信号,将第一输入信号提供给上拉节点。
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
非洲地区知识产权组织 (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
欧亚专利局 (EAPO) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧洲专利局 (EPO) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
非洲知识产权组织 (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
公布语言: 中文 (ZH)
申请语言: 中文 (ZH)