此应用程序的某些内容目前无法使用。
如果这种情况持续存在,请联系我们反馈与联系
1. (WO2018063346) METHODS AND APPARATUS TO REMOVE EPITAXIAL DEFECTS IN SEMICONDUCTORS
国际局存档的最新著录项目数据   

公布号: WO/2018/063346 国际申请号: PCT/US2016/054846
公布日: 05.04.2018 国际申请日: 30.09.2016
国际专利分类:
H01L 21/78 (2006.01) ,H01L 21/02 (2006.01) ,H01L 21/768 (2006.01) ,H01L 21/762 (2006.01) ,H01L 21/302 (2006.01)
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
70
由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
77
在公共衬底中或上面形成的由许多固态元件或集成电路组成的器件的制造或处理
78
把衬底连续地分成多个独立的器件
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
02
半导体器件或其部件的制造或处理
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
70
由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
71
限定在组H01L 21/70中的器件的特殊部件的制造
768
利用互连在器件中的分离元件间传输电流
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
70
由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
71
限定在组H01L 21/70中的器件的特殊部件的制造
76
组件间隔离区的制作
762
介电区
H 电学
01
基本电气元件
L
半导体器件;其他类目中不包括的电固体器件
21
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
02
半导体器件或其部件的制造或处理
04
至少具有一个跃变势垒或表面势垒的器件,例如PN结、耗尽层、载体集结层
18
器件有由周期表第Ⅳ族元素或含有/不含有杂质的AⅢBⅤ族化合物构成的半导体,如掺杂材料
30
用H01L 21/20至H01L 21/26各组不包含的方法或设备处理半导体材料的
302
改变半导体材料的表面物理特性或形状的,例如腐蚀、抛光、切割
申请人:
INTEL CORPORATION [US/US]; 2200 Mission College Boulevard Santa Clara, California 95054, US
发明人:
LILAK, Aaron D.; US
MEHANDRU, Rishabh; US
MORROW, Patrick; US
KEYS, Patrick H.; US
代理人:
ALI, Syed Nazeer; US
优先权数据:
标题 (EN) METHODS AND APPARATUS TO REMOVE EPITAXIAL DEFECTS IN SEMICONDUCTORS
(FR) PROCÉDÉS ET DISPOSITIFS POUR ÉLIMINER DES DÉFAUTS ÉPITAXIAUX DANS DES SEMI-CONDUCTEURS
摘要:
(EN) Methods and apparatus to remove epitaxial defects in semiconductors are disclosed. A disclosed example multilayered die structure includes a fin having a first material, where the fin is epitaxially grown from a first substrate layer having a second material, and where a defect portion of the fin is etched or polished. The disclosed example multilayered die structure also includes a second substrate layer having an opening through which the fin extends.
(FR) L'invention concerne des procédés et dispositifs pour éliminer des défauts épitaxiaux dans des semi-conducteurs. Une structure de matrice multicouche décrite à titre d'exemple comprend une ailette ayant un premier matériau, l'ailette étant formée par croissance épitaxiale à partir d'une première couche de substrat ayant un second matériau, et une portion de défaut de l'ailette étant gravée ou polie. La structure de matrice multicouche décrite à titre d'exemple comprend également une seconde couche de substrat ayant une ouverture à travers laquelle s'étend l'ailette.
front page image
指定国: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
非洲地区知识产权组织 (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
欧亚专利局 (AM, AZ, BY, KG, KZ, RU, TJ, TM)
欧洲专利局 (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
非洲知识产权组织 (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
公布语言: 英语 (EN)
申请语言: 英语 (EN)