Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2022089908 - PROCÉDÉ DE COMMUTATION DE TRANSISTORS DE PUISSANCE

Numéro de publication WO/2022/089908
Date de publication 05.05.2022
N° de la demande internationale PCT/EP2021/077723
Date du dépôt international 07.10.2021
CIB
H03K 17/16 2006.1
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
17Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts
16Modifications pour éliminer les tensions ou courants parasites
CPC
H03K 17/163
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
17Electronic switching or gating, i.e. not by contact-making and –breaking
16Modifications for eliminating interference voltages or currents
161in field-effect transistor switches
162without feedback from the output circuit to the control circuit
163Soft switching
H03K 17/166
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
17Electronic switching or gating, i.e. not by contact-making and –breaking
16Modifications for eliminating interference voltages or currents
161in field-effect transistor switches
165by feedback from the output circuit to the control circuit
166Soft switching
Déposants
  • VITESCO TECHNOLOGIES GERMANY GMBH [DE]/[DE]
Inventeurs
  • LOERINCZ, Robert Istvan
  • ANTONGIROLAMI, Diego
  • ARABACKYJ, Marc
  • MASER, Matthias
  • TAISTRA, Eric
  • JOSEPH, Sahaya Kulandai Raj
Mandataires
  • WALDMANN, Alexander
Données relatives à la priorité
20465573.227.10.2020EP
Langue de publication Allemand (de)
Langue de dépôt allemand (DE)
États désignés
Titre
(DE) VERFAHREN ZUM SCHALTEN VON LEISTUNGSTRANSISTOREN
(EN) METHOD FOR SWITCHING POWER TRANSISTORS
(FR) PROCÉDÉ DE COMMUTATION DE TRANSISTORS DE PUISSANCE
Abrégé
(DE) Die Erfindung betrifft ein Verfahren zum Schalten von Leistungstransistoren (HS, LS) in einer Leistungstransistorschaltung (1), wobei die Leistungstransistoren (HS, LS) jeweils ein Gate (G) aufweisen, das bei einer Einschaltsequenz und/oder einer Ausschaltsequenz sequentiell mit mindestens drei Steuerwerten (lg1, lg2, lg3) angesteuert wird, zwischen denen zu bestimmten Zeitpunkten (t1, t2) umgeschaltet wird, wobei die Zeitpunkte (t1, t2) mittels eines Reglers (2.1) bestimmt oder modifiziert werden, der von einem Millerplateau-Detektor (2.2.) zur Detektion eines Millerplateaus (MP) in einer Gate-Source-Spannung (VGS) des jeweiligen Leistungstransistors (HS, LS) angesteuert wird.
(EN) The invention relates to a method for switching power transistors (HS, LS) in a power transistor circuit (1), wherein the power transistors (HS, LS) each have a gate (G), which is driven sequentially in a switch-on sequence and/or a switch-off sequence using at least three control values (lg1, lg2, lg3), there being a switchover between said control values at specific times (t1, t2), wherein the times (t1, t2) are determined or modified by means of a controller (2.1), which is actuated by a Miller plateau detector (2.2) for detecting a Miller plateau (MP) in a gate-source voltage (VGS) of the respective power transistor (HS, LS).
(FR) L'invention concerne un procédé de commutation de transistors de puissance (HS, LS) dans un circuit de transistor de puissance (1), les transistors de puissance (HS, LS) ayant chacun une grille (G), qui est attaquée de manière séquentielle dans une séquence de mise sous tension et/ou une séquence de mise hors tension à l'aide d'au moins trois valeurs de commande (lg1, lg2, lg3), une commutation existant entre lesdites valeurs de commande à des instants spécifiques (t1, t2), les temps (t1, t2) étant déterminés ou modifiés au moyen d'un dispositif de commande (2.1), qui est actionné par un détecteur de plateau de Miller (2.2) pour détecter un plateau de Miller (MP) dans une tension grille-source (VGS) du transistor de puissance respectif (HS, LS).
Documents de brevet associés
Dernières données bibliographiques dont dispose le Bureau international