Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2021038334 - SUPPRESSION DE COEFFICIENTS DE DÉRIVE ABERRANTE LORS DE LA PROGRAMMATION DE SYNAPSES DE MÉMOIRE À CHANGEMENT DE PHASE

Numéro de publication WO/2021/038334
Date de publication 04.03.2021
N° de la demande internationale PCT/IB2020/056747
Date du dépôt international 17.07.2020
CIB
G06N 3/08 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
NSYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3Systèmes de calculateurs basés sur des modèles biologiques
02utilisant des modèles de réseaux neuronaux
08Méthodes d'apprentissage
CPC
G06F 3/0604
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
3Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06Digital input from or digital output to record carriers ; , e.g. RAID, emulated record carriers, networked record carriers
0601Dedicated interfaces to storage systems
0602specifically adapted to achieve a particular effect
0604Improving or facilitating administration, e.g. storage management
G06F 3/0659
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
3Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06Digital input from or digital output to record carriers ; , e.g. RAID, emulated record carriers, networked record carriers
0601Dedicated interfaces to storage systems
0628making use of a particular technique
0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
0659Command handling arrangements, e.g. command buffers, queues, command scheduling
G06F 3/0679
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
3Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06Digital input from or digital output to record carriers ; , e.g. RAID, emulated record carriers, networked record carriers
0601Dedicated interfaces to storage systems
0668adopting a particular infrastructure
0671In-line storage system
0673Single storage device
0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
G06N 3/04
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
NCOMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3Computer systems based on biological models
02using neural network models
04Architectures, e.g. interconnection topology
G11C 13/0004
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
13Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00 - G11C25/00
0002using resistive RAM [RRAM] elements
0004comprising amorphous/crystalline phase transition cells
G11C 13/0069
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
13Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00 - G11C25/00
0002using resistive RAM [RRAM] elements
0021Auxiliary circuits
0069Writing or programming circuits or methods
Déposants
  • INTERNATIONAL BUSINESS MACHINES CORPORATION [US]/[US]
  • IBM UNITED KINGDOM LIMITED [GB]/[GB] (MG)
  • IBM (CHINA) INVESTMENT COMPANY LIMITED [CN]/[CN] (MG)
Inventeurs
  • BURR, Geoffrey
Mandataires
  • WILLIAMS, Julian
Données relatives à la priorité
16/554,01828.08.2019US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) SUPPRESSING OUTLIER DRIFT COEFFICIENTS WHILE PROGRAMMING PHASE CHANGE MEMORY SYNAPSES
(FR) SUPPRESSION DE COEFFICIENTS DE DÉRIVE ABERRANTE LORS DE LA PROGRAMMATION DE SYNAPSES DE MÉMOIRE À CHANGEMENT DE PHASE
Abrégé
(EN)
A computer-implemented method for suppressing outlier drift of a phase change memory (PCM) device includes programming, by a controller, a conductance of the PCM device, wherein the programming includes configuring the conductance of the PCM device to a first conductance value at a first time-point, the first time-point being a programming time-point. The programming further includes determining, at a first pre-compensation time-point, that the conductance of the PCM device has changed to a second conductance value that differs from a target conductance value by no more than a predetermined threshold. Further, the programming includes, based on the above determination, reprogramming the PCM device to the first conductance value at a second time-point, including measuring said pre-compensation again, but at a second pre-compensation time-point.
(FR)
Selon l'invention, un procédé mis en œuvre par ordinateur pour supprimer une dérive aberrante d'un dispositif mémoire à changement de phase (PCM) consiste à programmer, par un contrôleur, une conductance du dispositif PCM, la programmation consistant à configurer la conductance du dispositif PCM à une première valeur de conductance à un premier instant, le premier instant étant un instant de programmation. La programmation consiste aussi à déterminer, à un premier instant de précompensation, que la conductance du dispositif PCM a changé pour être une deuxième valeur de conductance dont la différence avec une valeur de conductance cible est au plus un seuil prédéterminé. En outre, la programmation consiste, en fonction de la détermination ci-dessus, à reprogrammer le dispositif PCM à la première valeur de conductance à un deuxième instant, notamment en mesurant à nouveau ladite précompensation, mais à un deuxième instant de précompensation.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international