Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020195535 - FILTRE NUMÉRIQUE, CONVERTISSEUR A/N, CIRCUIT DE TRAITEMENT DE CAPTEUR ET SYSTÈME DE CAPTEUR

Numéro de publication WO/2020/195535
Date de publication 01.10.2020
N° de la demande internationale PCT/JP2020/008268
Date du dépôt international 28.02.2020
CIB
H03M 1/12 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
12Convertisseurs analogiques/numériques
H03M 1/14 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
12Convertisseurs analogiques/numériques
14Conversion par étapes, avec pour chaque étape la mise en jeu de moyens de conversion identiques ou différents et délivrant plus d'un bit
H03M 1/38 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
12Convertisseurs analogiques/numériques
34Valeur analogique comparée à des valeurs de référence
38uniquement séquentiellement, p.ex. du type à approximations successives
H03M 3/02 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
3Conversion de valeurs analogiques en, ou à partir d'une modulation différentielle
02Modulation delta, c. à d. modulation différentielle à un bit
Déposants
  • パナソニックIPマネジメント株式会社 PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD. [JP]/[JP]
Inventeurs
  • 永井 正昭 NAGAI, Masaaki
  • 芳野 大樹 YOSHINO, Hiroki
  • 中塚 淳二 NAKATSUKA, Junji
  • 中 順一 NAKA, Jun'ichi
  • 小畑 幸嗣 OBATA, Koji
Mandataires
  • 特許業務法人北斗特許事務所 HOKUTO PATENT ATTORNEYS OFFICE
Données relatives à la priorité
2019-06509228.03.2019JP
Langue de publication japonais (JA)
Langue de dépôt japonais (JA)
États désignés
Titre
(EN) DIGITAL FILTER, AD CONVERTER, SENSOR PROCESSING CIRCUIT, AND SENSOR SYSTEM
(FR) FILTRE NUMÉRIQUE, CONVERTISSEUR A/N, CIRCUIT DE TRAITEMENT DE CAPTEUR ET SYSTÈME DE CAPTEUR
(JA) デジタルフィルタ、ADコンバータ、センサ処理回路、及びセンサシステム
Abrégé
(EN)
The purpose of the present disclosure is to provide a digital filter, an AD converter, a sensor processing circuit, and a sensor system which can achieve both high precision and low latency of output data. A digital filter (3) is used in an AD converter (1), and is provided with a first filter (31) and a second filter (32). The first filter (31) outputs first digital data by performing a filter process on the output of an AD conversion unit (2) included in the AD converter (1). The second filter (32) outputs second digital data which has a lower resolution than the first digital data or has a lower number of effective bits than the first digital data by performing a filter process on the output of the AD conversion unit (2). The second filter (32) outputs the second digital data before the first filter (31) outputs the first digital data.
(FR)
La présente invention concerne un filtre numérique, un convertisseur A/N, un circuit de traitement de capteur et un système de capteur qui permettent d'obtenir à la fois une haute précision et une faible latence de données de sortie. Un filtre numérique (3) est utilisé dans un convertisseur A/N (1), et est doté d'un premier filtre (31) et d'un second filtre (32). Le premier filtre (31) délivre des premières données numériques en effectuant un processus de filtrage sur la sortie d'une unité de conversion A/N (2) incluse dans le convertisseur A/N (1). Le second filtre (32) délivre des secondes données numériques qui ont une résolution inférieure à celle des premières données numériques ou ont un nombre inférieur de bits efficaces par rapport aux premières données numériques en exécutant un processus de filtrage sur la sortie de l'unité de conversion A/N (2). Le second filtre (32) délivre les secondes données numériques avant que le premier filtre (31) ne délivre les premières données numériques.
(JA)
本開示は、出力データの高精度化と低レイテンシ化との両立を図ることができるデジタルフィルタ、ADコンバータ、センサ処理回路、及びセンサシステムを提供することを目的とする。デジタルフィルタ(3)は、ADコンバータ(1)に用いられ、第1フィルタ(31)と、第2フィルタ(32)と、を備える。第1フィルタ(31)は、ADコンバータ(1)が有するAD変換部(2)の出力をフィルタ処理することにより、第1デジタルデータを出力する。第2フィルタ(32)は、AD変換部(2)の出力をフィルタ処理することにより、第1デジタルデータよりも低分解能又は低有効ビット数である第2デジタルデータを出力する。第2フィルタ(32)は、第1フィルタ(31)が第1デジタルデータを出力する前に第2デジタルデータを出力する。
Dernières données bibliographiques dont dispose le Bureau international