Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020159579 - CLASSIFICATEUR DE RÉSEAU NEURONAL METTANT EN OEUVRE UN RÉSEAU DE CELLULES DE MÉMOIRE NON VOLATILE À QUATRE GRILLES

Numéro de publication WO/2020/159579
Date de publication 06.08.2020
N° de la demande internationale PCT/US2019/048929
Date du dépôt international 29.08.2019
CIB
G06N 3/063 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
NSYSTÈMES DE CALCULATEURS BASÉS SUR DES MODÈLES DE CALCUL SPÉCIFIQUES
3Systèmes de calculateurs basés sur des modèles biologiques
02utilisant des modèles de réseaux neuronaux
06Réalisation physique, c. à d. mise en oeuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurones
063utilisant des moyens électroniques
CPC
G06N 3/0635
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
NCOMPUTER SYSTEMS BASED ON SPECIFIC COMPUTATIONAL MODELS
3Computer systems based on biological models
02using neural network models
06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
063using electronic means
0635using analogue means
Déposants
  • SILICON STORAGE TECHNOLOGY, INC. [US]/[US]
Inventeurs
  • TRAN, Hieu Van
  • LEMKE, Steven
  • TIWARI, Vipin
  • DO, Nhan
  • REITEN, Mark
Mandataires
  • LIMBACH, Alan, A.
Données relatives à la priorité
16/382,03411.04.2019US
62/798,41729.01.2019US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) NEURAL NETWORK CLASSIFIER USING ARRAY OF FOUR-GATE NON-VOLATILE MEMORY CELLS
(FR) CLASSIFICATEUR DE RÉSEAU NEURONAL METTANT EN OEUVRE UN RÉSEAU DE CELLULES DE MÉMOIRE NON VOLATILE À QUATRE GRILLES
Abrégé
(EN)
A neural network device with synapses having memory cells each having a floating gate and a first gate over first and second portions of a channel region, and second and third gates over the floating gate and over the source region. First lines each electrically connect the first gates in one of the memory cell rows, second lines each electrically connect the second gates in one of the memory cell rows, third lines each electrically connect the third gates in one of the memory cell rows, fourth lines each electrically connect the source regions in one of the memory cell rows, and fifth lines each electrically connect the drain regions in one of the memory cell columns. The synapses receive a first plurality of inputs as electrical voltages on the first, second or third lines, and provide a first plurality of outputs as electrical currents on the fifth lines.
(FR)
L'invention concerne un dispositif de réseau neuronal pourvu de synapses contenant des cellules de mémoire comportant chacune une grille flottante et une première grille sur des première et deuxième parties d'une région de canal, et des deuxième et troisième grilles sur la grille flottante et sur la région de source. Des premières lignes raccordent chacune électriquement les premières grilles dans une des rangées de cellules de mémoire ; des deuxièmes lignes raccordent chacune électriquement les deuxièmes grilles dans une des rangées de cellules de mémoire ; des troisièmes lignes raccordent chacune électriquement les troisièmes grilles dans une des rangées de cellules de mémoire ; des quatrième lignes raccordent chacune électriquement les régions de source dans une des rangées de cellules de mémoire ; et des cinquièmes lignes raccordent chacune électriquement les régions de drain dans une des colonnes de cellules de mémoire. Les synapses reçoivent une première pluralité d'entrées sous forme de tensions électriques sur les première, deuxième ou troisième lignes, et fournissent une première pluralité de sorties sous forme de courants électriques sur les cinquièmes lignes.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international