Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020155290 - PROCÉDÉ ET DISPOSITIF DE VÉRIFICATION DES RÈGLES DE CONCEPTION ÉLECTRIQUE POUR CIRCUIT INTÉGRÉ

Numéro de publication WO/2020/155290
Date de publication 06.08.2020
N° de la demande internationale PCT/CN2019/077021
Date du dépôt international 05.03.2019
CIB
G06F 17/50 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
17Équipement ou méthodes de traitement de données ou de calcul numérique, spécialement adaptés à des fonctions spécifiques
50Conception assistée par ordinateur
CPC
G06F 30/398
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
39Circuit design at the physical level
398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
Déposants
  • 展讯通信(上海)有限公司 SPREADTRUM COMMUNICATIONS (SHANGHAI) CO., LTD. [CN]/[CN]
Inventeurs
  • 汤雅权 TANG, Yaquan
Mandataires
  • 北京林达刘知识产权代理事务所(普通合伙) LINDA LIU & PARTNERS
Données relatives à la priorité
201910081729.928.01.2019CN
Langue de publication chinois (ZH)
Langue de dépôt chinois (ZH)
États désignés
Titre
(EN) ELECTRICAL DESIGN RULE CHECKING METHOD AND DEVICE FOR INTEGRATED CIRCUIT
(FR) PROCÉDÉ ET DISPOSITIF DE VÉRIFICATION DES RÈGLES DE CONCEPTION ÉLECTRIQUE POUR CIRCUIT INTÉGRÉ
(ZH) 集成电路的电学相关的设计规则检查方法及装置
Abrégé
(EN)
The present disclosure relates to an electrical design rule checking method and device for an integrated circuit. The method comprises: acquiring a parasitic parameter netlist of the integrated circuit; receiving circuit simulation results and electrical design rule checking (DRC) rules of the integrated circuit; and performing electrical DRC on the integrated circuit according to the parasitic parameter netlist, the circuit simulation results and the electrical DRC rules. According to the method, a dynamic electrical DRC can be automatically performed, and the physical position of an error occurring in the electrical DRC can be accurately located, thereby greatly improving the speed and accuracy of the electrical DRC, reducing the false fault of the electrical DRC inspection, and avoiding the overdesign of the integrated circuit.
(FR)
La présente invention porte sur un procédé et un dispositif de vérification des règles de conception électrique pour un circuit intégré. Le procédé comprend les étapes consistant à : acquérir une liste de paramètres parasites du circuit intégré ; recevoir les résultats de la simulation du circuit et les règles de vérification des règles de conception électrique (DRC) du circuit intégré ; et effectuer une DRC électrique sur le circuit intégré en fonction de la liste de paramètres parasites, des résultats de la simulation du circuit et des règles de DRC électrique. Selon cette méthode, une DRC électrique dynamique peut être effectuée automatiquement, et la position physique d'une erreur survenant dans la DRC électrique peut être localisée avec précision, ce qui améliore considérablement la vitesse et la précision de la DRC électrique, réduit la fausse défaillance de l'inspection de la DRC électrique, et évite la surconception du circuit intégré.
(ZH)
本公开涉及一种集成电路的电学相关的设计规则检查方法及装置,所述方法包括:获取所述集成电路的寄生参数网表;接收所述集成电路的电路仿真结果和电学相关的设计规则检查DRC规则;根据所述寄生参数网表、所述电路仿真结果和所述电学相关的DRC规则,对所述集成电路进行电学相关的DRC检查,由此能够自动进行动态的电学相关的DRC检查,并且能够精确定位出集成电路中电学相关的DRC检查出现错误的物理位置,从而能够大幅提升电学相关的DRC检查的速度和准确度、降低电学相关的DRC检查的假错、避免集成电路的过设计。
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international