Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2020022388 - CIRCUIT DE MISE EN FORME DE FORME D'ONDE, DISPOSITIF DE GÉNÉRATION DE SIGNAL, ET SYSTÈME DE LECTURE DE SIGNAL

Numéro de publication WO/2020/022388
Date de publication 30.01.2020
N° de la demande internationale PCT/JP2019/029048
Date du dépôt international 24.07.2019
CIB
H04L 25/06 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
25Systèmes à bande de base
02Détails
06Moyens pour rétablir le niveau à courant continu; Correction de distorsion de polarisation
H03K 5/003 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
5Manipulation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
003Changement du niveau de courant continu
H04L 25/02 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
25Systèmes à bande de base
02Détails
CPC
H03K 5/003
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
003Changing the DC level
H04L 25/02
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
25Baseband systems
02Details
H04L 25/06
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
25Baseband systems
02Details
06Dc level restoring means; Bias distortion correction ; decision circuits providing symbol by symbol detection
Déposants
  • 日置電機株式会社 HIOKI E.E. CORPORATION [JP]/[JP]
Inventeurs
  • 柳沢 浩一 YANAGISAWA Koichi
  • 池田 大桂 IKEDA Hiroyoshi
  • 笠井 真 KASAI Shin
  • 坂井 智春 SAKAI Tomoharu
Mandataires
  • 酒井 伸司 SAKAI Shinji
Données relatives à la priorité
2018-14019126.07.2018JP
2019-13334319.07.2019JP
Langue de publication japonais (JA)
Langue de dépôt japonais (JA)
États désignés
Titre
(EN) WAVEFORM SHAPING CIRCUIT, SIGNAL GENERATION DEVICE, AND SIGNAL READING SYSTEM
(FR) CIRCUIT DE MISE EN FORME DE FORME D'ONDE, DISPOSITIF DE GÉNÉRATION DE SIGNAL, ET SYSTÈME DE LECTURE DE SIGNAL
(JA) 波形整形回路、信号生成装置および信号読取システム
Abrégé
(EN)
[Problem] To achieve a configuration that does not include a diode susceptible to temperature. [Solution] The present invention is provided with: a capacitor 42c wherein one end section thereof has a difference signal Vd0 input thereto and the other end section thereof is connected to an output section 42b; an impedance element 42d wherein one end section thereof is connected to the other end section of the capacitor 42c and the other end section thereof has a target constant voltage Vtg applied thereto; a switch circuit SC that is composed of a series circuit of an impedance element 42e and a switch 42f without including a diode, wherein one end section of said switch circuit SC is connected to the output section 42b, and wherein the other end section of said switch circuit SC has the target constant voltage Vtg applied thereto; and a switch control circuit SWC that places the switch 42f into an ON state during a low-voltage period of an AC component of the difference signal Vd0 and that places the switch 42f into an OFF state during a high-voltage period of the AC component. The difference signal Vd0 is shaped into a single-ended signal Vd that has a peak-to-peak voltage equivalent to the peak-to-peak voltage of the AC component and the voltage of which during the low-voltage period becomes the target constant voltage Vtg, and the single-ended signal Vd is then output from the output section 42b.
(FR)
[Problème] Obtenir une configuration qui ne comprend pas de diode sensible à la température. À cet effet, la présente invention comprend : un condensateur 42c dans lequel une section d'extrémité de celui-ci présente un signal de différence Vd0 entré sur celui-ci et l'autre section d'extrémité de celui-ci est connectée à une section de sortie 42b ; un élément d'impédance 42d dans lequel une section d'extrémité de celui-ci est connectée à l'autre section d'extrémité du condensateur 42c et l'autre section d'extrémité de celui-ci présente une tension constante cible Vtg appliquée à celle-ci ; un circuit de commutation SC qui est composé d'un circuit série d'un élément d'impédance 42e et d'un commutateur 42f sans comprendre une diode, une section d'extrémité dudit circuit de commutation SC étant connectée à la section de sortie 42b, et l'autre section d'extrémité dudit circuit de commutation SC présentant la tension constante cible Vtg appliquée à celle-ci ; et un circuit de commande de commutation SWC qui place le commutateur 42f dans un état MARCHE pendant une période de basse tension d'une composante CA du signal de différence Vd0 et qui place le commutateur 42f dans un état ARRÊT pendant une période de haute tension de la composante CA. Le signal de différence Vd0 est mis en forme en un signal asymétrique Vd qui présente une tension de crête à crête équivalente à la tension de crête à crête de la composante CA et dont la tension pendant la période de basse tension devient la tension constante cible Vtg, et le signal asymétrique Vd est ensuite délivré en sortie à partir de la section de sortie 42b.
(JA)
【課題】 温度の影響を受けるダイオードを含まずに構成する。 一端部に差分信号Vd0が入力され他端部が出力部42bに接続されたコンデンサ42cと、一端部がコンデンサ42cの他端部に接続され他端部にターゲット定電圧Vtgが印加されたインピーダンス素子42dと、ダイオードを含まずにインピーダンス素子42eおよびスイッチ42fの直列回路で構成されて一端部が出力部42bに接続され他端部にターゲット定電圧Vtgが印加されたスイッチ回路SCと、差分信号Vd0の交流成分における低電圧期間にスイッチ42fをオン状態に、また交流成分の高電圧期間にスイッチ42fをオフ状態に移行させるスイッチ制御回路SWCとを備え、差分信号Vd0を、交流成分のピークピーク電圧と同等のピークピーク電圧で、かつ低電圧期間の電圧がターゲット定電圧Vtgになるシングルエンド信号Vdに整形して出力部42bから出力する。
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international