Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2019119342 - SUIVI DE RÉGION DE TABLE LOGIQUE-PHYSIQUE NON-ET

Numéro de publication WO/2019/119342
Date de publication 27.06.2019
N° de la demande internationale PCT/CN2017/117687
Date du dépôt international 21.12.2017
CIB
G06F 12/02 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
12Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
02Adressage ou affectation; Réadressage
CPC
G06F 12/0246
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
12Accessing, addressing or allocating within memory systems or architectures
02Addressing or allocation; Relocation
0223User address space allocation, e.g. contiguous or non contiguous base addressing
023Free address space management
0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
0246in block erasable memory, e.g. flash memory
G06F 12/0253
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
12Accessing, addressing or allocating within memory systems or architectures
02Addressing or allocation; Relocation
0223User address space allocation, e.g. contiguous or non contiguous base addressing
023Free address space management
0253Garbage collection, i.e. reclamation of unreferenced memory
G06F 2212/7201
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
2212Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
72Details relating to flash memory management
7201Logical to physical mapping or translation of blocks or pages
G06F 2212/7205
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
2212Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
72Details relating to flash memory management
7205Cleaning, compaction, garbage collection, erase control
Déposants
  • MICRON TECHNOLOGY, INC. [US]/[US]
Inventeurs
  • YUEN, Eric, Kwok, Fung
  • FERRARI, Giuseppe
  • IACULO, Massimo
  • DRISSI, Lalla Fatima
  • DUAN, Xinghui
  • D'ELISEO, Giuseppe
Mandataires
  • LEE AND LI - LEAVEN IPR AGENCY LTD.
Données relatives à la priorité
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) NAND LOGICAL-TO-PHYSICAL TABLE REGION TRACKING
(FR) SUIVI DE RÉGION DE TABLE LOGIQUE-PHYSIQUE NON-ET
Abrégé
(EN)
Devices and techniques for NAND logical-to-physical table region tracking are described herein. A write request, including a logical page and data to be written at the logical page, is received at a controller of a NAND device. The NAND controller may then establish an entry in a logical-to-physical (L2P) mapping table between the logical page and a physical page of a physical block of the NAND device to which the data is written. Here, the entry may be in a region of the L2P mapping table that is one of multiple regions. An indication of the region may be written in a data structure corresponding to the physical block.
(FR)
L’invention concerne des dispositifs et des techniques pour un suivi de région table logique-physique NON-ET. Une demande d'écriture, comprenant une page logique et des données à écrire au niveau de la page logique, est reçue au niveau d'un contrôleur d'un dispositif NON-ET. Le contrôleur NON-ET peut ensuite établir une entrée dans une table de mappage logique-physique (L2P) entre la page logique et une page physique d'un bloc physique du dispositif NON-ET auquel les données sont écrites. Ici, l'entrée peut être dans une région de la table de mappage L2P qui est l'une de multiples régions. Une indication de la région peut être écrite dans une structure de données correspondant au bloc physique.
Dernières données bibliographiques dont dispose le Bureau international