Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2019112697 - TRANSMISSIONS DÉCALÉES SUR UN BUS SEMI-DUPLEX MULTIPOINT

Numéro de publication WO/2019/112697
Date de publication 13.06.2019
N° de la demande internationale PCT/US2018/056549
Date du dépôt international 18.10.2018
CIB
G06F 13/42 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
38Transfert d'informations, p.ex. sur un bus
42Protocole de transfert pour bus, p.ex. liaison; Synchronisation
CPC
G06F 13/1663
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
14Handling requests for interconnection or transfer
16for access to memory bus
1605based on arbitration
1652in a multiprocessor architecture
1663Access to shared memory
G06F 13/4291
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
38Information transfer, e.g. on bus
42Bus transfer protocol, e.g. handshake; Synchronisation
4282on a serial bus, e.g. I2C bus, SPI bus
4291using a clocked protocol
G06F 3/0655
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
3Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
06Digital input from or digital output to record carriers ; , e.g. RAID, emulated record carriers, networked record carriers
0601Dedicated interfaces to storage systems
0628making use of a particular technique
0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
H04B 7/26
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
BTRANSMISSION
7Radio transmission systems, i.e. using radiation field
24for communication between two or more posts
26at least one of which is mobile
H04L 12/40
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. local area networks [LAN], wide area networks [WAN]
40Bus networks
H04L 12/40045
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. local area networks [LAN], wide area networks [WAN]
40Bus networks
40006Architecture of a communication node
40045Details regarding the feeding of energy to the node from the bus
Déposants
  • QUALCOMM INCORPORATED [US]/[US]
Inventeurs
  • MISHRA, Lalan, Jee
  • WIETFELDT, Richard, Dominic
Mandataires
  • SMYTH, Anthony
Données relatives à la priorité
16/162,58317.10.2018US
62/594,95505.12.2017US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) STAGGERED TRANSMISSIONS ON A MULTI-DROP HALF-DUPLEX BUS
(FR) TRANSMISSIONS DÉCALÉES SUR UN BUS SEMI-DUPLEX MULTIPOINT
Abrégé
(EN)
Systems, methods, and apparatus for optimizing bus latency associated with a serial bus using staggered bidirectional transmission within a transaction or datagram are described. A method performed at a device coupled to a serial bus includes initiating a transaction between the first device and a second device to exchange a datagram with the second device in a first direction over the serial bus, and exchanging one or more bytes of data with the second device in a second direction over the serial bus before the datagram has been completely transmitted. The first device and the second device alternate as transmitters on the serial bus such that direction of data transmission is staggered on the serial bus. The serial bus may be operated in accordance with an I3C, RFFE, SPMI, or other protocol.
(FR)
L'invention concerne des systèmes, des procédés et un appareil pour optimiser la latence de bus associée à un bus série grâce à une transmission bidirectionnelle décalée dans une transaction ou un datagramme. Un procédé effectué au niveau d'un dispositif couplé à un bus série consiste à lancer une transaction entre le premier dispositif et un deuxième dispositif pour échanger un datagramme avec le deuxième dispositif dans une première direction sur le bus série, et échanger un ou plusieurs octets de données avec le deuxième dispositif dans une deuxième direction sur le bus série avant la transmission complète du datagramme. Le premier dispositif et le deuxième dispositif sont émetteurs en alternance sur le bus série de sorte que la direction de transmission de données est décalée sur le bus série. Le bus série peut fonctionner conformément à un protocole I3C, RFFE, SPMI ou autre.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international