Recherche dans les collections de brevets nationales et internationales

1. (WO2018063633) CIRCUITS DE TRAJET DE DONNÉES EN DOMINO SANS MAINTIEN À DOUBLE BARRE À FAIBLE CONSOMMATION D'ÉNERGIE

Pub. No.:    WO/2018/063633    International Application No.:    PCT/US2017/048826
Publication Date: Fri Apr 06 01:59:59 CEST 2018 International Filing Date: Tue Aug 29 01:59:59 CEST 2017
IPC: H03K 19/096
H03K 19/00
Applicants: INTEL CORPORATION
Inventors: SURESH, Vikram B.
MATHEW, Sanu K.
SATPATHY, Sudhir K.
Title: CIRCUITS DE TRAJET DE DONNÉES EN DOMINO SANS MAINTIEN À DOUBLE BARRE À FAIBLE CONSOMMATION D'ÉNERGIE
Abstract:
L'invention concerne un appareil comprenant des trajets de précharge comprenant des premiers transistors cadencés ayant des gâchettes connectées à un trajet de signal d'horloge, des premières bornes connectées à une première barre d'alimentation et des deuxièmes bornes connectées à un ou plusieurs premiers nœuds de jonction. Les trajets de précharge ne comportent pas de circuit de maintien, comportent un circuit de maintien configurable et/ou comportent un circuit de maintien interconnecté pour éliminer/réduire une contention de maintien pendant une évaluation logique en domino. L'appareil peut comprendre des deuxièmes transistors cadencés ayant des gâchettes connectées au trajet de signal d'horloge, des premières bornes connectées à un ou plusieurs deuxièmes nœuds de jonction et des deuxièmes bornes connectées à une deuxième barre d'alimentation. L'appareil peut comprendre des ensembles de transistors d'évaluation ayant des canaux conducteurs connectés en série, connectés à l'un ou aux plusieurs premiers nœuds de jonction et connectés à l'un desdits un ou plusieurs deuxièmes nœuds de jonction. Un circuit NON-ET ou inverseur ayant des entrées est connecté à l'un ou aux plusieurs premiers nœuds de jonction.