WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018036622) PROCÉDÉ ET DISPOSITIF DE DÉTERMINATION DE TAILLES DE LOTS OPTIMALES
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/036622    N° de la demande internationale :    PCT/EP2016/069982
Date de publication : 01.03.2018 Date de dépôt international : 24.08.2016
CIB :
G06Q 50/04 (2012.01), G06Q 10/04 (2012.01)
Déposants : SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Werner-von-Siemens-Straße 1 80333 München (DE)
Inventeurs : PFAFFINGER, Alexander; (DE).
ROYER, Christian; (DE)
Données relatives à la priorité :
Titre (DE) VERFAHREN UND VORRICHTUNG ZUM BESTIMMEN VON OPTIMALEN LOSGRÖSSEN
(EN) METHOD AND DEVICE FOR DETERMINING OPTIMUM BATCH SIZES
(FR) PROCÉDÉ ET DISPOSITIF DE DÉTERMINATION DE TAILLES DE LOTS OPTIMALES
Abrégé : front page image
(DE)Die Erfindung beansprucht ein Verfahren zum Bestimmen von optimalen Losgrößen für das Bestücken von Leiterplatten (120) mit Bauelementen (155) innerhalb einer Bestückungslinie, wobei eine Menge von auf der Bestückungslinie (110) zu fertigenden Leiterplattentypen (122) innerhalb eines vorgegebenen Planungszeitraums vorgegeben ist, wobei pro Leiterplattentyp eine zu fertigende Anzahl an Leiterplatten vorgegeben ist, wobei die Anzahl an Leiterplatten pro Leiterplattentyp eine Menge bildet, die in gleichgroße Untermengen, auch Lose genannt, aufgeteilt werden soll, die über den Planungszeitraum als Fertigungsaufträge zeitlich gleichmäßig verteilt gefertigt werden, wobei die Losgröße eines Leiterplattentyps die Anzahl an Leitplatten in einer Untermenge repräsentiert, wobei die vorgegebenen Leiterplattentypen in eine Menge von Rüstfamilien aufgeteilt sind, wobei eine Rüstfamilie (210, 215) mit zugehörigen Rüstung (165, 170) eine Menge von Leiterplattentypen umfasst, die mit der zugehörigen Rüstung gefertigt werden kann, wobei das Verfahren folgende Schritte umfasst: Erfassen von Rüstkosten, die für ein Rüsten der zugehörigen Rüstung einer Rüstfamilie aufgewendet werden, Ermitteln der zeitlichen Abstände zwischen den Fertigungsaufträgen pro Leiterplattentyp in Abhängigkeit von der Losgröße, Ermitteln der Rüstkosten pro Rüstfamilie über den Planungszeitraum in Abhängigkeit von den Losgrößen der Leiterplattentypen und unter Berücksichtigung der erfassten Rüstkosten, Ermitteln der Gesamtrüstkosten aus der Summe der Rüstkosten pro Rüstfamilie, Ermitteln der Gesamtlagerkosten der in einem Zeitintervall innerhalb des Planungszeitraums gefertigten Leiterplatten aus der Summe der Lagerkosten pro Leiterplattentyp in Abhängigkeit von den Losgrößen und Optimieren der Losgrößen derart, dass die Summe aus Gesamtrüstkosten und Gesamtlagerkosten minimiert wird.
(EN)The invention claims a method for determining optimum batch sizes for the placing of components (155) on circuit boards (120) within an assembly line, wherein a set of circuit board types (122) to be produced on the assembly line (110) within a specified planning period is specified; a number of circuit boards to be produced is specified for each circuit board type; the number of circuit boards per circuit board type forms a set that is to be divided into equal-sized subsets, also referred to as batches, which are production orders that are produced at regular intervals during the planning period; the batch size of a circuit board type is equal to the number of circuit boards in a subset; the specified circuit board types are divided into a set of clusters, wherein a cluster (210, 215) and its associated set-up (165, 170) comprises a set of circuit board types which can be produced with the associated set-up, and wherein the method includes the following steps: recording set-up costs that are incurred in setting up the associated set-up of a cluster; determining the time intervals between the production orders per circuit board type as a function of the batch size; determining the set-up costs per cluster during the planning period as a function of the batch sizes of the circuit board types and taking into account the recorded set-up costs; determining the total set-up costs from the sum of the set-up costs per cluster; determining the total storage costs of the circuit boards produced in a time interval within the planning period from the sum of the storage costs per circuit board type as a function of the batch sizes, and optimizing the batch sizes in such a way that the sum of the total set-up costs and the total storage costs is minimized.
(FR)L'invention concerne un procédé permettant de déterminer des tailles de lots optimales pour implanter des composants (155) dans des cartes de circuits imprimés (120), à l'intérieur d'une chaîne d'implantation, une certaine quantité de types de cartes de circuit imprimé (122) à produire sur la chaîne d'implantation (110) est prédéfinie dans une période de planification prédéfinie, un certain nombre de cartes de circuits imprimés à réaliser étant prédéfini par type de carte de circuits imprimés, le nombre de cartes de circuits imprimés par type de carte de circuits imprimés constitue une quantité à subdiviser en sous-quantités de même grandeur, également appelées lots de production, qui doivent être produits répartis de manière temporellement homogène sous forme d'ordres de production sur toute la période de planification. La taille des lots d'un type de carte de circuits imprimés représente le nombre de cartes de circuits imprimés dans une sous-quantité, les types de cartes de circuits imprimés prédéfinis étant répartis en une certaine quantité de familles d'équipements, une famille d'équipements (210, 215) avec l'équipement associé (165, 170) comprend une certaine quantité de types de cartes de circuits imprimés qui peut être produite avec l'équipement associé. Le procédé comprend les étapes suivantes : enregistrer des frais d'équipement qui sont utilisés pour installer l'équipement associé d'une famille d'équipement, déterminer les intervalles temps entre les ordres de production par type de carte de circuits imprimés, en fonction des tailles de lots des types de cartes de circuits imprimés et compte tenu des frais d'équipement enregistrés, déterminer les coûts d'équipement globaux sur la base de la somme des frais d'équipement par famille d'équipement, déterminer les coûts de stockage globaux des cartes de circuits imprimés produites dans un intervalle temps compris dans la période de planification, sur la base de la somme des coûts de stockage par type de carte de circuits imprimés, en fonction des tailles des lots, et optimiser les tailles des lots de sorte que la somme des coûts d'équipement globaux et des coûts de stockage globaux sont réduits à un minimum.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : allemand (DE)
Langue de dépôt : allemand (DE)