WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Options
Langue d'interrogation
Stemming/Racinisation
Trier par:
Nombre de réponses par page
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2018035655) SYSTÈME MULTIPROCESSEUR BASÉ SUR UN BUS CRYPTÉ
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2018/035655 N° de la demande internationale : PCT/CN2016/096151
Date de publication : 01.03.2018 Date de dépôt international : 22.08.2016
CIB :
G06F 21/72 (2013.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
21
Dispositions de sécurité pour protéger les calculateurs, leurs composants, les programmes ou les données contre une activité non autorisée
70
Protection de composants spécifiques internes ou périphériques, où la protection d'un composant mène à la protection de tout le calculateur
71
pour assurer la sécurité du calcul ou du traitement de l’information
72
dans les circuits de cryptographie
Déposants : WUHAN SYNTEK LTD.[CN/CN]; ZHANG, Kefeng Room C2116, 2276, Floor 1-4, Building C, D (2nd floor of buiding C), No.11 Dongxin Road, Guandong Industrial Park, East Lake Development Zone Wuhan, Hubei 430074, CN
Inventeurs : ZHANG, Kefeng; CN
Données relatives à la priorité :
Titre (EN) MULTIPROCESSOR SYSTEM BASED ON ENCRYPTED BUS
(FR) SYSTÈME MULTIPROCESSEUR BASÉ SUR UN BUS CRYPTÉ
(ZH) 一种基于加密总线的多处理器系统
Abrégé :
(EN) A multiprocessor system based on an encrypted bus, comprising: a plaintext bus (112) which is used for transmitting a plaintext signal; at least one signal processing module (102-108) which is connected to the plaintext bus (112) and is used for transmitting the plaintext signal by means of the plaintext bus (112); an encryption/decryption module (114) which is respectively coupled to the plaintext bus (112) and an external encrypted bus (202) and is used for decrypting an encryption signal input by the external encrypted bus (202) and encrypting the plaintext signal input by the plaintext bus (112); and a packaging module (116) which is used for fixedly packaging the plaintext bus (112), the at least one signal processing module (102-108), and the encryption/decryption module (114) together in a non-detachable manner. By means of an encryption/decryption unit and a packaging unit, the multiprocessor system becomes a non-detachable whole, and signals on an external interface of the system are all encrypted, so that the security of the system can be ensured fundamentally, and information is prevented from being stolen or eavesdropped.
(FR) La présente invention concerne un système multiprocesseur basé sur un bus crypté, comprenant : un bus de texte en clair (112) qui est utilisé pour transmettre un signal de texte en clair; au moins un module de traitement de signal (102-108) qui est connecté au bus de texte en clair (112) et qui est utilisé pour transmettre le signal de texte en clair au moyen du bus de texte en clair (112); un module de cryptage/décryptage (114) qui est respectivement couplé au bus de texte en clair (112) et un bus crypté externe (202) et est utilisé pour décrypter un signal de cryptage appliqué au moyen du bus crypté externe (202) et crypter le signal de texte en clair appliqué au moyen du bus de texte en clair (112); et un module d'emballage (116) qui est utilisé pour emballer à demeure le bus de texte en clair (112), ledit module de traitement de signal (102-108), et le module de cryptage/décryptage (114) ensemble de manière non détachable. Au moyen d'une unité de cryptage/décryptage et d'une unité d'emballage, le système multiprocesseur devient un entier non détachable, et des signaux sur une interface externe du système sont tous cryptés, de telle sorte que la sécurité du système peut être assurée fondamentalement, et les informations ne peuvent pas être volées ou écoutées.
(ZH) 一种基于加密总线的多处理器系统,包括:明文总线(112),用于传输明文信号;至少一个信号处理模块(102-108),连接至所述明文总线(112),用于通过所述明文总线(112)传输明文信号;加解密模块(114),分别耦合至所述明文总线(112)和外部加密总线(202),用于对外部加密总线(202)输入的加密信号进行解密并对明文总线(112)输入的明文信号进行加密;以及封装模块(116),用于将所述明文总线(112)、至少一个信号处理模块(102-108)和加解密模块(114)以不可拆卸的方式固封在一起。该系统通过加解密单元和封装单元,使多处理器系统为一个不可拆卸的整体,而系统对外接口上的信号又全部都是加密了的,从而可以从根本上保证系统的安全,防止信息被窃取或窃听。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)