WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2018031937) PLATE-FORME INFORMATIQUE À MATRICE DE COMMUTATION, DÉSAGRÉGÉE
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication :    WO/2018/031937    N° de la demande internationale :    PCT/US2017/046602
Date de publication : 15.02.2018 Date de dépôt international : 11.08.2017
CIB :
G06F 11/20 (2006.01), G06F 12/02 (2006.01), G06F 13/42 (2006.01), H04L 12/931 (2013.01)
Déposants : LIQID INC. [US/US]; 1408 Horizon Avenue, Suite 204 Lafayette, Colorado 80026 (US)
Inventeurs : BREAKSTONE, Jason; (US).
LONG, Christopher R.; (US).
CANNATA, James Scott; (US)
Mandataire : BOVITZ, David J.; (US).
ARMENT, Brian L.; (US).
ROCHE, Stephen S.; (US).
SETTER, Michael J.; (US)
Données relatives à la priorité :
62/374,573 12.08.2016 US
62/468,231 07.03.2017 US
Titre (EN) DISAGGREGATED FABRIC-SWITCHED COMPUTING PLATFORM
(FR) PLATE-FORME INFORMATIQUE À MATRICE DE COMMUTATION, DÉSAGRÉGÉE
Abrégé : front page image
(EN)Disaggregated computing architectures, platforms, and systems are provided herein. In one example, a method of operating a disaggregated computing architecture is presented. The method includes, receiving user commands to establish compute units among a plurality of physical computing components, each of the compute units comprising one or more of the plurality of physical computing components selected from among central processing units (CPUs), graphics processing units (GPUs), storage modules, and network interface modules. The method also includes forming the compute units based at least on logical partitioning within a Peripheral Component Interconnect Express (PCIe) fabric communicatively coupling the plurality of physical computing components, wherein each of the compute units have visibility over the PCIe fabric to the one or more of the plurality of physical computing components assigned to the associated compute units using the logical partitioning within the PCIe fabric.
(FR)L'invention concerne également des architectures, des plateformes et des systèmes de calcul désagrégés. Dans un exemple, un procédé de fonctionnement d'une architecture informatique désagrégée est présenté. Le procédé consiste à recevoir des commandes d'utilisateur pour établir des unités de calcul parmi une pluralité de composants de calcul physique, chacune des unités de calcul comprenant un ou plusieurs de la pluralité de composants de calcul physique choisis parmi des unités centrales de traitement (CPU), des unités de traitement graphique (GPU), des modules de stockage et des modules d'interface de réseau. Le procédé consiste également à former les unités de calcul sur la base d'au moins un partitionnement logique à l'intérieur d'une matrice PCI express (PCIe) couplant de manière communicative la pluralité de composants informatiques physiques, dans laquelle chacune des unités de calcul a une visibilité sur la matrice PCI express vers le ou les composants de la pluralité de composants informatiques physiques affectés aux unités de calcul associées à l'aide du partitionnement logique à l'intérieur de la matrice PCIe.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JO, JP, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)