Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO2017208635) CONVERTISSEUR A/N
Dernières données bibliographiques dont dispose le Bureau international    Formuler une observation

N° de publication : WO/2017/208635 N° de la demande internationale : PCT/JP2017/014906
Date de publication : 07.12.2017 Date de dépôt international : 12.04.2017
CIB :
H03M 3/02 (2006.01) ,H03M 1/12 (2006.01) ,H03M 1/14 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
3
Conversion de valeurs analogiques en, ou à partir d'une modulation différentielle
02
Modulation delta, c. à d. modulation différentielle à un bit
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1
Conversion analogique/numérique; Conversion numérique/analogique
12
Convertisseurs analogiques/numériques
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1
Conversion analogique/numérique; Conversion numérique/analogique
12
Convertisseurs analogiques/numériques
14
Conversion par étapes, avec pour chaque étape la mise en jeu de moyens de conversion identiques ou différents et délivrant plus d'un bit
Déposants :
株式会社デンソー DENSO CORPORATION [JP/JP]; 愛知県刈谷市昭和町1丁目1番地 1-1, Showa-cho, Kariya-city Aichi 4488661, JP
Inventeurs :
根塚 智裕 NEZUKA Tomohiro; JP
Mandataire :
金 順姫 JIN Shunji; JP
Données relatives à la priorité :
2016-10855631.05.2016JP
Titre (EN) A/D CONVERTER
(FR) CONVERTISSEUR A/N
(JA) A/D変換器
Abrégé :
(EN) Provided is an A/D converter that comprises: integration circuits (10, 12, 14) for executing ΔΣ modulation for which an analog signal (Vin) to be converted is used as an input signal; adders (30, 32) for outputting an addition result obtained by adding at least output signals of the integration circuits and a first reference signal (Vrefs) serving as a reference signal in the ΔΣ modulation; quantizers (20, 26) to which are inputted the output signals of the integration circuits, output signals of the adders, and a second reference signal (Vrefc) serving as a reference signal in cyclic A/D conversion, and which generate a quantization result from quantizing the output signals of the integration circuits and the output signals of the adders; and a control unit (40) for operating by switching between a ΔΣ modulation module in which the integration circuits, the adders, and the quantizers are operated as a ΔΣ modulator, or a cyclic mode in which the integration circuits and the quantizers are operated as a cyclic A/D converter, and for generating an A/D conversion result (Dout) from the analog signal on the basis of the quantization result.
(FR) L'invention concerne un convertisseur A/N qui comporte: des circuits (10, 12, 14) d'intégration servant à exécuter une modulation ΔΣ pour laquelle un signal analogique (Vin) à convertir est utilisé comme signal d'entrée; des additionneurs (30, 32) servant à délivrer un résultat d'addition obtenu en additionnant au moins des signaux de sortie des circuits d'intégration et un premier signal de référence (Vrefs) servant de signal de référence dans la modulation ΔΣ; des quantificateurs (20, 26) dans lesquels sont introduits les signaux de sortie des circuits d'intégration, des signaux de sortie des additionneurs, et un deuxième signal de référence (Vrefc) servant de signal de référence dans une conversion A/N cyclique, et qui génèrent un résultat de quantification en quantifiant les signaux de sortie des circuits d'intégration et des signaux de sortie des additionneurs; et une unité (40) de commande destinée à fonctionner en basculant entre un mode de modulation ΔΣ dans lequel les circuits d'intégration, les additionneurs et les quantificateurs sont exploités comme un modulateur ΔΣ, et un mode cyclique dans lequel les circuits d'intégration et les quantificateurs sont exploités comme un convertisseur A/N cyclique, et à générer un résultat de conversion A/N (Dout) à partir du signal analogique sur la base du résultat de quantification.
(JA) A/D変換器は、変換対象のアナログ信号(Vin)を入力信号とするΔΣ変調を実行するための積分回路(10,12,14)と、少なくとも積分回路の出力信号と、ΔΣ変調における基準信号としての第1基準信号(Vrefs)と、を加算した加算結果を出力する加算器(30,32)と、積分回路の出力信号と加算器の出力信号と巡回型A/D変換における基準信号としての第2基準信号(Vrefc)と、が入力され、積分回路の出力信号と加算器の出力信号とを量子化した量子化結果を生成する量子化器(20,26)と、積分回路と加算器と量子化器とを、ΔΣ変調器として動作させるΔΣ変調モード、または積分回路と量子化器とを、巡回型A/D変換器として動作させる巡回モードのいずれかのモードに切り替えて動作させるとともに、量子化結果に基づいてアナログ信号のA/D変換結果(Dout)を生成する制御部(40)と、を備える。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DJ, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KH, KN, KP, KR, KW, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)