WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2017031773) CIRCUIT GOA ET DISPOSITIF D’AFFICHAGE À CRISTAUX LIQUIDES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2017/031773    N° de la demande internationale :    PCT/CN2015/088378
Date de publication : 02.03.2017 Date de dépôt international : 28.08.2015
CIB :
G09G 3/36 (2006.01)
Déposants : SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN/CN]; No.9-2, Tangming Rd, Guangming New District Shenzhen, Guangdong 518132 (CN).
WUHAN CHINA STAR OPTOELECTRONICE TECHNOLOGY CO., LTD [CN/CN]; Building C5 No.666 Gaoxin Avenue, East Lake High-tech Development Zone Wuhan, Hubei 430070 (CN)
Inventeurs : ZHAO, Mang; (CN).
XIAO, Juncheng; (CN).
TIAN, Yong; (CN)
Mandataire : CHINA WISPRO INTELLECTUAL PROPERTY LLP.; Room A806 Zhongdi Building, China University of Geosciences Base, No.8 Yuexing 3rd Road, High-Tech Industrial Estate, Nanshan District Shenzhen, Guangdong 518057 (CN)
Données relatives à la priorité :
201510523099.8 24.08.2015 CN
Titre (EN) GOA CIRCUIT AND LIQUID CRYSTAL DISPLAY DEVICE
(FR) CIRCUIT GOA ET DISPOSITIF D’AFFICHAGE À CRISTAUX LIQUIDES
(ZH) 一种GOA电路及液晶显示器
Abrégé : front page image
(EN)Disclosed is a GOA circuit and liquid crystal display device. The GOA circuit (10) comprises a plurality of cascading GOA units (11) and a control module (12), each GOA unit (11) being for charging a corresponding horizontal scan line in a display region under the driving of a first level transmission clock signal (CK-A1), a second level transmission clock signal (CK-A2), a first control clock signal (CK-B1), and a second control clock signal (CK-B2). The control module (12) is for blocking, after the GOA circuit (10) has simultaneously charged all the horizontal scan lines, the first level transmission clock signal (CK-A1) and the second level transmission clock signal (CK-A2), such that the first control clock signal (CK-B1) and the second control clock signal (CK-B2) control gate electrode driving signals (GATE(1), GATE(M), GATE(N)) on the horizontal scan line to discharge to a predetermined power level. The above method avoids generation of an extra pulse signal on a horizontal scan line before output of a first gate electrode drive signal (GATE(1)) after the GOA circuit has simultaneously charged all the scan lines, thereby ensuring normal operation of the GOA circuit (10).
(FR)L’invention concerne un circuit GOA et un dispositif d’affichage à cristaux liquides. Le circuit GOA (10) comprend une pluralité d’unités GOA en cascade (11) et un module de commande (12), chaque unité GOA (11) étant destinée à charger une ligne de balayage horizontale correspondante dans une région d’affichage sous le pilotage d’un signal d’horloge d’émission de premier niveau (CK-A1), d’un signal d’horloge d’émission de second niveau (CK-A2), d’un premier signal d’horloge de commande (CK-B1), et d’un second signal d’horloge de commande (CK-B2). Le module de commande (12) est destiné à bloquer, après que le circuit GOA (10) a chargé simultanément toutes les lignes de balayage horizontales, le signal d’horloge d’émission de premier niveau (CK-A1) et le signal d’horloge d’émission de second niveau (CK-A2), de telle sorte que le premier signal d’horloge de commande (CK-B1) et le second signal d’horloge de commande (CK-B2) commandent des signaux de pilotage d’électrode de grille (GRILLE (1), GRILLE (M), GRILLE (N)) sur la ligne de balayage horizontale pour une décharge à un niveau d’alimentation prédéterminé. Le procédé ci-dessus évite la génération d’un signal d’impulsion supplémentaire sur une ligne de balayage horizontale avant la délivrance d’un premier signal de pilotage d’électrode de grille (GRILLE (1)) après que le circuit GOA a chargé simultanément toutes les lignes de balayage, permettant ainsi de garantir le fonctionnement normal du circuit GOA (10).
(ZH)公开了一种GOA电路及液晶显示器。该GOA电路(10)包括多个级联的GOA单元(11)和控制模块(12),每一GOA单元(11)用于在第一级传时钟(CK-A1)、第二级传时钟(CK-A2)、第一控制时钟(CK-B1)、第二控制时钟(CK-B2)的驱动下对显示区域中对应的水平扫描线进行充电,控制模块(12)用于在GOA电路(10)对所有水平扫描线同时充电后,屏蔽第一级传时钟(CK-A1)、第二级传时钟(CK-A2),以使第一控制时钟(CK-B1)、第二控制时钟(CK-B2)控制水平扫描线上的栅极驱动信号(GATE(1),GATE(M),GATE(N))放电至预定电平。通过上述方式实现在GOA电路对所有扫描线同时充电后,避免在第一个栅极驱动信号(GATE(1))输出之前在水平扫描线上产生冗余的脉冲信号,从而保证GOA电路(10)正常工作。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, JP, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG).
Langue de publication : chinois (ZH)
Langue de dépôt : chinois (ZH)