Recherche dans les collections de brevets nationales et internationales
Une partie du contenu de cette demande n'est pas disponible pour le moment.
Si cette situation persiste, contactez-nous auObservations et contact
1. (WO2015174119) PROCÉDÉ DE FABRICATION D'UN APPAREIL DE COMPENSATION DE DISTORSION
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2015/174119 N° de la demande internationale : PCT/JP2015/055528
Date de publication : 19.11.2015 Date de dépôt international : 26.02.2015
CIB :
H03M 3/02 (2006.01) ,H04L 27/36 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
3
Conversion de valeurs analogiques en, ou à partir d'une modulation différentielle
02
Modulation delta, c. à d. modulation différentielle à un bit
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
L
TRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
27
Systèmes à porteuse modulée
32
Systèmes à courant porteur caractérisés par des combinaisons de plusieurs types de systèmes couverts par les groupes H04L27/02, H04L27/10, H04L27/18, ou H04L27/26238
34
Systèmes à courant porteur à modulation de phase et d'amplitude, p.ex. en quadrature d'amplitude
36
Circuits de modulation; Circuits émetteurs
Déposants :
住友電気工業株式会社 SUMITOMO ELECTRIC INDUSTRIES, LTD. [JP/JP]; 大阪府大阪市中央区北浜四丁目5番33号 5-33, Kitahama 4-chome, Chuo-ku, Osaka-shi, Osaka 5410041, JP
Inventeurs :
前畠 貴 MAEHATA, Takashi; JP
Mandataire :
特許業務法人サンクレスト国際特許事務所 SUNCREST PATENT AND TRADEMARK ATTORNEYS; 兵庫県神戸市中央区栄町通四丁目1番11号 1-11, Sakaemachidori 4-chome, Chuo-ku, Kobe-shi, Hyogo 6500023, JP
Données relatives à la priorité :
2014-09985813.05.2014JP
Titre (EN) METHOD FOR MAKING DISTORTION COMPENSATION APPARATUS
(FR) PROCÉDÉ DE FABRICATION D'UN APPAREIL DE COMPENSATION DE DISTORSION
(JA) 歪補償装置の製造方法
Abrégé :
(EN) A distortion compensation unit (10) acquires, on the basis of both an analog signal being an output signal obtained from a 1-bit pulse train outputted by a DSM (6) and an IQ signal being an input signal to be inputted to the DSM (6), the asymmetric components of the 1-bit pulse train, and performs a distortion compensation on the basis of the asymmetric components. The distortion compensation unit (10) is caused to store asymmetric component data indicating the acquired asymmetric components. When the distortion compensation unit (10) acquires the asymmetric components, the distortion compensation unit (10) acquires, as the asymmetric components, the difference between an output baseband signal obtained by performing an orthogonal demodulation of the analog signal being the output signal and an input baseband signal appearing before an orthogonal modulation.
(FR) L'invention concerne une unité de compensation de distorsion (10) qui acquiert, en se basant à la fois sur un signal analogique, qui est un signal de sortie obtenu à partir d'un train d'impulsions de 1 bit délivré en sortie par un DSM (6), et un signal IQ, qui est un signal d'entrée destiné à être appliqué à l'entré du DSM (6), les composants asymétriques du train d'impulsions de 1 bit, et effectue une compensation de distorsion en se basant sur les composants asymétriques. L'unité de compensation de distorsion (10) est amenée à stocker des données de composant asymétrique indiquant les composants asymétriques acquis. Lorsque l'unité de compensation de distorsion (10) acquiert les composants asymétriques, l'unité de compensation de distorsion (10) acquiert, en tant que composants asymétriques, la différence entre un signal de sortie en bande de base obtenu en effectuant une démodulation orthogonale du signal analogique qui est le signal de sortie et un signal d'entrée en bande de base apparaissant avant une modulation orthogonale.
(JA)  歪補償部10は、DSM6が出力した1bitパルス列から得られる出力信号であるアナログ信号と、DSM6に入力される入力信号であるIQ信号とに基づいて、1bitパルス列が有する非対称成分を取得し、前記非対称成分に基づいて歪補償を行う歪補償部10に、取得した非対称成分を示す非対称成分データを記憶させることで得られる。歪補償部10は、非対称成分を取得する際、出力信号であるアナログ信号を直交復調した出力ベースバンド信号と、直交変調前の入力ベースバンド信号との差分を非対称成分として取得する。
front page image
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IR, IS, KE, KG, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SA, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, ST, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, KM, ML, MR, NE, SN, TD, TG)
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)
Also published as:
US20170063391