Recherche dans les collections de brevets nationales et internationales

1. (WO2015126096) ENTRELACEUR DE BITS ET DÉSENTRELACEUR DE BITS

Pub. No.:    WO/2015/126096    International Application No.:    PCT/KR2015/001419
Publication Date: Fri Aug 28 01:59:59 CEST 2015 International Filing Date: Fri Feb 13 00:59:59 CET 2015
IPC: H04N 7/08
H03M 13/27
Applicants: SAMSUNG ELECTRONICS CO., LTD.
Inventors: MOUHOUCHE, Belkacem
LOBETE, Ansorregui Daniel
MOURAD, Alain Abdel-Majid
JEONG, Hong-sil
Title: ENTRELACEUR DE BITS ET DÉSENTRELACEUR DE BITS
Abstract:
L'invention porte sur un procédé d'entrelacement de bits. Le procédé consiste à mapper un ensemble de bits a≡{ak : k=0, 1, 2,...Npost-1} à une matrice B={Bi,j : i=0, 1, 2,...M-1; j=0, 1, 2,...N-1} de manière qu'un bit ak soit mappé à [I], mod désignant l'opérateur modulo, [II] désignant l'opérateur plancher, et M et N étant des constantes, à effectuer au moins une opération parmi - une première opération de permutation consistant à permuter deux bits ou plus à l'intérieur de chaque premier groupe de bits parmi un ou plusieurs premiers groupes de bits, chaque premier groupe de bits étant défini par G (1) p={Bi,p : i=0, 1, 2,...M-1; p∈{0, 1, 2,...N-1 } }, et - une seconde opération de permutation consistant à permuter deux bits ou plus à l'intérieur de chaque second groupe de bits parmi un ou plusieurs seconds groupes de bits, chaque second groupe de bits étant défini par G (2) q={Bq,j : j=0, 1, 2,...N-1; q∈{0, 1, 2,...M-1 } }, et à dé-mapper des bits de B afin d'obtenir un ensemble entrelacé de bits b≡{bk : k= 0, 1, 2,...Npost-1 } de manière qu'un bit Bi,j soit démappé à un bit bNi+j.