WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2013183371) CIRCUIT DE DÉTECTION DE TENSION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2013/183371    N° de la demande internationale :    PCT/JP2013/061324
Date de publication : 12.12.2013 Date de dépôt international : 16.04.2013
CIB :
G01R 19/00 (2006.01)
Déposants : KAYABA INDUSTRY CO., LTD. [JP/JP]; World Trade Center Bldg., 4-1, Hamamatsu-cho 2-chome, Minato-ku, Tokyo 1056111 (JP)
Inventeurs : NAGAE, Kouki; (JP).
YOSHIDA, Noboru; (JP).
HAKAMADA, Shinichiro; (JP)
Mandataire : GOTO, Masaki; GOTOH & PARTNERS, Shoyu-Kaikan, 3-1, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo 1000013 (JP)
Données relatives à la priorité :
2012-127835 05.06.2012 JP
Titre (EN) VOLTAGE DETECTING CIRCUIT
(FR) CIRCUIT DE DÉTECTION DE TENSION
(JA) 電圧検出回路
Abrégé : front page image
(EN)This voltage detecting circuit is provided with: an amplifier, which has an inverting input terminal and a non-inverting input terminal, and which amplifies a voltage difference between a first input signal inputted to the non-inverting input terminal via a first input section, and a second input signal inputted to the inverting input terminal via a second input section; a first signal line that connects the first input section and the amplifier to each other; a second signal line that connects the second input section and the amplifier to each other; a first capacitor connected in parallel to the first signal line; a second capacitor connected in parallel to the second signal line; a first filter element, which has an inductor component and a resistance component, and which is connected in series to qthe first signal line between the first capacitor and the amplifier; and a second filter element, which has an inductor component and a resistance component, and which is connected in series to the second signal line between the second capacitor and the amplifier.
(FR)La présente invention concerne un circuit de détection de tension qui comporte : un amplificateur, qui a une borne d'entrée inverseuse et une borne d'entrée non inverseuse, et qui amplifie une différence de tension entre un premier signal d'entrée injecté à la borne d'entrée non inverseuse par l'intermédiaire d'une première section d'entrée, et un second signal d'entrée injecté à la borne d'entrée inverseuse par l'intermédiaire d'une seconde section d'entrée ; une première ligne de signal qui connecte la première section d'entrée et l'amplificateur l'un à l'autre ; une seconde ligne de signal qui connecte la seconde section d'entrée et l'amplificateur l'un à l'autre ; un premier condensateur connecté en parallèle à la première ligne de signal ; un second condensateur connecté en parallèle à la seconde ligne de signal ; un premier élément filtrant, qui a un composant de bobine d'inductance et un composant de résistance, et qui est connecté en série à la première ligne de signal entre le premier condensateur et l'amplificateur ; et un second élément filtrant, qui a un composant de bobine d'inductance et un composant de résistance, et qui est connecté en série à la seconde ligne de signal entre le second condensateur et l'amplificateur.
(JA) 電圧検出回路は、反転入力端子及び非反転入力端子を有し、第1入力部を介して非反転入力端子に入力された第1入力信号と、第2入力部を介して反転入力端子に入力された第2入力信号との電圧差を増幅する増幅器と、第1入力部と増幅器を接続する第1信号線と、第2入力部と増幅器を接続する第2信号線と、第1信号線に並列接続される第1コンデンサと、第2信号線に並列接続される第2コンデンサと、インダクタ成分及び抵抗成分を有し、第1コンデンサと増幅器との間の第1信号線に直列接続される第1フィルタ素子と、インダクタ成分及び抵抗成分を有し、第2コンデンサと増幅器との間の第2信号線に直列接続される第2フィルタ素子と、を備える。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BN, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PA, PE, PG, PH, PL, PT, QA, RO, RS, RU, RW, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, RW, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, RS, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)