Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2013177347 - SYSTÈME INFORMATIQUE ÉRIGEABLE DYNAMIQUEMENT

Numéro de publication WO/2013/177347
Date de publication 28.11.2013
N° de la demande internationale PCT/US2013/042324
Date du dépôt international 23.05.2013
CIB
G06F 9/46 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9Dispositions pour la commande par programme, p.ex. unités de commande
06utilisant des programmes stockés, c. à d. utilisant un moyen de stockage interne à l'équipement de traitement de données pour recevoir ou conserver les programmes
46Dispositions pour la multiprogrammation
CPC
G06F 11/00
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
G06F 11/1425
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
14Error detection or correction of the data by redundancy in operation
1402Saving, restoring, recovering or retrying
1415at system level
142Reconfiguring to eliminate the error
1425by reconfiguration of node membership
G06F 11/1438
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
14Error detection or correction of the data by redundancy in operation
1402Saving, restoring, recovering or retrying
1415at system level
1438Restarting or rejuvenating
G06F 11/1482
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
14Error detection or correction of the data by redundancy in operation
1479Generic software techniques for error detection or fault masking
1482by means of middleware or OS functionality
G06F 11/1484
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
14Error detection or correction of the data by redundancy in operation
1479Generic software techniques for error detection or fault masking
1482by means of middleware or OS functionality
1484involving virtual machines
G06F 11/2002
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
16Error detection or correction of the data by redundancy in hardware
20using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
2002where interconnections or communication control functionality are redundant
Déposants
  • SMITH, Roger [US]/[US]
Inventeurs
  • SMITH, Roger
Mandataires
  • TIGHE, Thomas, J.
Données relatives à la priorité
61/651,06424.05.2012US
Langue de publication Anglais (en)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) DYNAMICALLY ERECTABLE COMPUTER SYSTEM
(FR) SYSTÈME INFORMATIQUE ÉRIGEABLE DYNAMIQUEMENT
Abrégé
(EN) A fault-tolerant computer system architecture includes two types of operating domains: a conventional first domain (DID) that processes data and instructions, and a novel second domain (MM domain) which includes mentor processors for mentoring the DID according to "meta information" which includes but is not limited to data, algorithms and protective rule sets. The term "mentoring" (as defined herein below) refers to, among other things, applying and using meta information to enforce rule sets and/or dynamically erecting abstractions and virtualizations by which resources in the DID are shuffled around for, inter alia, efficiency and fault correction. Meta Mentor processors create systems and sub-systems by means of fault tolerant mentor switches that route signals to and from hardware and software entities. The systems and sub-systems created are distinct sub-architectures and unique configurations that may be operated as separately or concurrently as defined by the executing processes.
(FR) Une architecture de système informatique à tolérance de pannes comprend deux types de domaines d'exploitation : un premier domaine conventionnel (DID) qui traite des données et des instructions, et un nouveau deuxième domaine (domaine MM) qui comporte des processeurs mentor destinés à mentorer le DID selon des « méta informations » qui comprennent sans caractère limitatif des données, des algorithmes et des ensembles de règles de protection. Le terme « mentorer » (comme défini ici ci-dessous) consiste, entre autres, à appliquer et à utiliser des méta informations pour mettre en œuvre des ensembles de règles et/ou ériger dynamiquement des abstractions et des virtualisations grâce auxquelles les ressources présentes dans le DID sont réarrangées pour, entre autres, une efficacité et une correction de fautes. Des méta processeurs mentor créent des systèmes et des sous-systèmes au moyen de commutateurs mentor à tolérance de pannes qui routent des signaux vers et à partir d'entités matérielles et logicielles. Les systèmes et sous-systèmes créés sont des sous-architectures distinctes et des configurations uniques qui peuvent être opérées séparément ou concurremment comme défini par les processus d'exécution.
Dernières données bibliographiques dont dispose le Bureau international