(EN) Systems and methods for circuits that self correct errors due to variations in fabrication processes, voltages, and temperature (PVT), as well as input timing errors. In an exemplary embodiment, a method for improving output signal (410) quality in a complementary logic circuit (400) is provided. An n-type transistor in the complementary logic circuit is digitally enabled or biased (Control B, Control D) with a first variable power supply (Vss). A p-type transistor in the complementary logic circuit is digitally enabled or biased (Control A, Control C) with a second variable power supply (Vdd), providing a voltage different from that of the first variable power supply, to mitigate a difference in the switching times between the p-type transistor (435) and the n-type transistor (440).
(FR) La présente invention concerne des systèmes et des procédés destinés à des circuits qui corrigent automatiquement des erreurs dues à des variations de processus, tension et température (PVT) de fabrication, ainsi que des erreurs de synchronisation d'entrée. Un mode de réalisation ayant valeur d'exemple a trait à un procédé d'amélioration de la qualité des signaux de sortie (410) dans un circuit logique complémentaire (400). Un transistor de type n dans le circuit logique complémentaire est excité ou polarisé par voie numérique (commande B, command D) avec une première alimentation en courant variable (Vss). Un transistor de type p dans le circuit logique complémentaire est excité ou polarisé par voie numérique (commande A, command C) avec une seconde alimentation en courant variable (vdd), ce qui produit une tension différente de celle de la première alimentation en courant variable, de façon à atténuer une différence des temps de commutation entre les transistors de type p (435) et n (440).