Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2012010926 - CIRCUIT ÉLECTRONIQUE, SYSTÈME CRITIQUE DE SÉCURITÉ, ET PROCÉDÉ PERMETTANT DE FOURNIR UN SIGNAL DE RÉINITIALISATION

Numéro de publication WO/2012/010926
Date de publication 26.01.2012
N° de la demande internationale PCT/IB2010/053305
Date du dépôt international 20.07.2010
CIB
G06F 1/24 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1Détails non couverts par les groupes G06F3/-G06F13/89
24Moyens pour la remise à l'état initial
G06F 1/04 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1Détails non couverts par les groupes G06F3/-G06F13/89
04Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci
CPC
G06F 1/24
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
1Details not covered by groups G06F3/00G06F13/00 and G06F21/00
24Resetting means
H03L 7/00
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
Déposants
  • FREESCALE SEMICONDUCTOR, INC. [US/US]; 6501 William Cannon Drive West Austin, Texas 78735, US (AllExceptUS)
  • LUEDEKE, Thomas [US/DE]; DE (UsOnly)
  • KRUECKEN, Joachim [DE/DE]; DE (UsOnly)
Inventeurs
  • LUEDEKE, Thomas; DE
  • KRUECKEN, Joachim; DE
Données relatives à la priorité
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) ELECTRONIC CIRCUIT, SAFETY CRITICAL SYSTEM, AND METHOD FOR PROVIDING A RESET SIGNAL
(FR) CIRCUIT ÉLECTRONIQUE, SYSTÈME CRITIQUE DE SÉCURITÉ, ET PROCÉDÉ PERMETTANT DE FOURNIR UN SIGNAL DE RÉINITIALISATION
Abrégé
(EN)
An electronic circuit (10) comprises a reset input (12) for receiving an input reset signal, a clock input (14) for receiving a clock signal, and a reset output (16) for providing an output reset signal. And it comprises a synchronous reset signal path (18, 20, 22, 24, 26) comprising a synchronization unit (20, 24), arranged to receive the input reset signal and provide the input reset signal synchronized with the clock signal to the reset output when the clock signal is available, and an asynchronous reset signal path (28, 30, 32) arranged to provide the input reset signal to the reset output when a current clock availability information in a clock monitoring signal (34) indicates that the clock signal is not available.
(FR)
Un circuit électronique (10) comprend une entrée de réinitialisation (12) destinée à recevoir un signal de réinitialisation d'entrée, une entrée d'horloge (14) destinée à recevoir un signal d'horloge, et une sortie de réinitialisation (16) destinée à fournir un signal de réinitialisation de sortie. Et il comprend un chemin de signal de réinitialisation synchrone (18, 20, 22, 24, 26) incluant une unité de synchronisation (20, 24), adaptée pour recevoir le signal de réinitialisation d'entrée et fournir le signal de réinitialisation d'entrée synchronisé avec le signal d'horloge à la sortie de réinitialisation lorsque le signal d'horloge est disponible, et un chemin de signal de réinitialisation asynchrone (28, 30, 32) adapté pour fournir le signal de réinitialisation d'entrée à la sortie de réinitialisation lorsqu'une information de disponibilité d'horloge courante dans un signal de contrôle d'horloge (34) indique que le signal d'horloge n'est pas disponible.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international