Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2012007799 - CIRCUIT D'INTERFACE DE DONNÉES

Numéro de publication WO/2012/007799
Date de publication 19.01.2012
N° de la demande internationale PCT/IB2010/054706
Date du dépôt international 18.10.2010
CIB
G06F 13/00 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
H04L 12/00 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
12Réseaux de données à commutation
CPC
H04L 49/15
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
15Interconnection of switching modules
H04L 49/40
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
40Physical details, e.g. power supply, mechanical construction or backplane
Déposants
  • M.S. RAMAIAH SCHOOL OF ADVANCED STUDIES [IN/IN]; Gnanagangothri Campus New BEL Road MSR Nagar Bangalore, Karnataka 560054, IN (AllExceptUS)
  • MAZUMDAR, Dipayan [IN/IN]; IN (UsOnly)
  • RAJ P, Cyril, Prasanna [IN/IN]; IN (UsOnly)
Inventeurs
  • MAZUMDAR, Dipayan; IN
  • RAJ P, Cyril, Prasanna; IN
Mandataires
  • BHOLA, Ravi; # 4121/B, 6th Cross, 19th A Main, HAL II Stage [Extension] Bangalore, Karnataka 560038, IN
Données relatives à la priorité
2040/CHE/201016.07.2010IN
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) DATA INTERFACE CIRCUIT
(FR) CIRCUIT D'INTERFACE DE DONNÉES
Abrégé
(EN)
In an illustrative embodiment, a data interface circuit is provided. The data interface circuit comprises data sources, input blocks, a space switch, output blocks and a multi-core processor. The data interface circuit allows data provided in different voltage ranges and sampling frequencies to be transmitted to the appropriate core in the multi-core processor via the switch. Data conversion elements in the input blocks convert data from the data sources and having varying voltage ranges and sampling frequencies into data having a voltage range and sampling frequency suitable for the space switch. Analogously, data conversion elements in the output blocks convert data from the space switch into data having a voltage range and sampling frequency suitable for the corresponding core in the multi-core processor. In one embodiment, level shifters and FIFO buffers are used in the input blocks and output blocks.
(FR)
Conformément à un mode de réalisation illustratif, l'invention porte sur un circuit d'interface de données. Le circuit d'interface de données comprend des sources de données, des blocs d'entrée, un commutateur d'espace, des blocs de sortie et un processeur multicoeurs. Le circuit d'interface de données permet à des données fournies dans différentes plages de tension et différentes fréquences d'échantillonnage d'être envoyées au cœur approprié dans le processeur multicoeurs par l'intermédiaire du commutateur. Des éléments de conversion de données dans les blocs d'entrée convertissent des données provenant des sources de données et ayant des plages de tension variables et des fréquences d'échantillonnage variables en des données ayant une plage de tension et une fréquence d'échantillonnage appropriées pour le commutateur d'espace. De manière analogue, des éléments de conversion de données dans le bloc de sortie convertissent des données provenant du commutateur d'espace en des données ayant une plage de tension et une fréquence d'échantillonnage appropriées pour le cœur correspondant du processeur multicoeurs. Dans un mode de réalisation, des décaleurs de niveau et des tampons FIFO sont utilisés dans les blocs d'entrée et les blocs de sortie.
Dernières données bibliographiques dont dispose le Bureau international