Traitement en cours

Veuillez attendre...

PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le dimanche 05.04.2020 à 10:00 AM CEST
Paramétrages

Paramétrages

1. WO2012001846 - CIRCUIT GÉNÉRATEUR DE FRÉQUENCE DE RÉFÉRENCE, CIRCUIT INTÉGRÉ À SEMICONDUCTEUR ET APPAREIL ÉLECTRONIQUE

Numéro de publication WO/2012/001846
Date de publication 05.01.2012
N° de la demande internationale PCT/JP2011/001786
Date du dépôt international 25.03.2011
CIB
H03K 3/0231 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
3Circuits pour produire des impulsions électriques; Circuits monostables, bistables ou multistables
02Générateurs caractérisés par le type de circuit ou par les moyens utilisés pour produire des impulsions
023par l'utilisation d'amplificateurs différentiels ou des comparateurs, avec réaction positive interne ou externe
0231Circuits astables
H03B 5/20 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
BPRODUCTION D'OSCILLATIONS, DIRECTEMENT OU PAR CHANGEMENT DE FRÉQUENCE, À L'AIDE DE CIRCUITS UTILISANT DES ÉLÉMENTS ACTIFS QUI FONCTIONNENT D'UNE MANIÈRE NON COMMUTATIVE; PRODUCTION DE BRUIT PAR DE TELS CIRCUITS
5Production d'oscillation au moyen d'un amplificateur comportant un circuit de réaction entre sa sortie et son entrée
20Elément déterminant la fréquence comportant résistance, et soit capacité, soit inductance, p.ex. oscillateur à glissement de phase
H03L 7/08 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
LCOMMANDE AUTOMATIQUE, DÉMARRAGE, SYNCHRONISATION OU STABILISATION DES GÉNÉRATEURS D'OSCILLATIONS OU D'IMPULSIONS ÉLECTRONIQUES
7Commande automatique de fréquence ou de phase; Synchronisation
06utilisant un signal de référence qui est appliqué à une boucle verrouillée en fréquence ou en phase
08Détails de la boucle verrouillée en phase
CPC
H03K 4/501
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
4Generating pulses having essentially a finite slope or stepped portions
06having triangular shape
08having sawtooth shape
48using as active elements semiconductor devices
50in which a sawtooth voltage is produced across a capacitor
501the starting point of the flyback period being determined by the amplitude of the voltage across the capacitor, e.g. by a comparator
H03L 7/00
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
7Automatic control of frequency or phase; Synchronisation
Déposants
  • パナソニック株式会社 PANASONIC CORPORATION [JP/JP]; 大阪府門真市大字門真1006番地 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501, JP (AllExceptUS)
  • 徳永祐介 TOKUNAGA, Yusuke; null (UsOnly)
  • 崎山史朗 SAKIYAMA, Shiro; null (UsOnly)
Inventeurs
  • 徳永祐介 TOKUNAGA, Yusuke; null
  • 崎山史朗 SAKIYAMA, Shiro; null
Mandataires
  • 前田弘 MAEDA, Hiroshi; 大阪府大阪市中央区本町2丁目5番7号 大阪丸紅ビル Osaka-Marubeni Bldg.,5-7,Hommachi 2-chome, Chuo-ku, Osaka-shi, Osaka 5410053, JP
Données relatives à la priorité
2010-14648528.06.2010JP
Langue de publication japonais (JA)
Langue de dépôt japonais (JA)
États désignés
Titre
(EN) REFERENCE FREQUENCY GENERATING CIRCUIT, SEMICONDUCTOR INTEGRATED CIRCUIT AND ELECTRONIC APPARATUS
(FR) CIRCUIT GÉNÉRATEUR DE FRÉQUENCE DE RÉFÉRENCE, CIRCUIT INTÉGRÉ À SEMICONDUCTEUR ET APPAREIL ÉLECTRONIQUE
(JA) 基準周波数生成回路、半導体集積回路、電子機器
Abrégé
(EN)
Disclosed is a reference frequency generating circuit wherein an oscillation circuit (11) increases/reduces the signal levels of oscillation signals (OCSa, OSCb) in a complementary manner, corresponding to transition of the signal levels of the reference clocks (CKa, CKb). An oscillation control circuit (12) compares the signal levels of the oscillation signals (OSCa, OSCb) with a comparison voltage (VR), and the signal levels of the reference clocks (CKa, CKb) are made to transit, corresponding to the comparison results. A reference control circuit (14) increases/reduces the comparison voltage (VR) such that a difference between the signal levels of intermediate signals (Sp), which are proportional to respective amplitudes of the oscillation signals (OCSa, OSCb), and the reference voltage (Vref) is reduced. A reference voltage control circuit (13) increases/reduces the reference voltage (Vref) corresponding to a difference between the frequency of the reference clock (CKref) and that of the reference clock (CKa).
(FR)
L'invention concerne un circuit générateur de fréquence de référence dans lequel un circuit oscillateur (11) augmente/réduit les niveaux de signaux d'oscillation (OCSa, OSCb) d'une manière complémentaire correspondant à la transition des niveaux de signal d'horloges de référence (CKa, CKb). Un circuit de commande d'oscillation (12) compare les niveaux des signaux d'oscillation (OSCa, OSCb) avec une tension de comparaison (VR) et la transition des niveaux de signal des horloges de référence (CKa, CKb) est commandée en fonction des résultats de la comparaison. Un circuit de commande de référence (14) augmente/réduit la tension de comparaison (VR) de telle sorte qu'une différence entre les niveaux de signaux intermédiaires (Sp), lesquels sont proportionnels aux amplitudes respectives des signaux d'oscillation (OCSa, OSCb), et la tension de référence (Vref) est réduite. Un circuit de commande de la tension de référence (13) augmente/réduit la tension de référence (Vref) en fonction d'une différence entre la fréquence de l'horloge de référence (CKref) et celle de l'horloge de référence (CKa).
(JA)
 発振回路(11)は、基準クロック(CKa,CKb)の信号レベルの遷移に応答して発振信号(OCSa,OSCb)の信号レベルを相補的に増減させる。発振制御回路(12)は、発振信号(OSCa,OSCb)の信号レベルと比較電圧(VR)とを比較し比較結果に応じて基準クロック(CKa,CKb)の信号レベルを遷移させる。レファレンス制御回路(14)は、発振信号(OCSa,OSCb)のそれぞれの振幅に比例する中間信号(Sp)の信号レベルと基準電圧(Vref)との差が小さくなるように比較電圧(VR)を増減させる。基準電圧制御回路(13)は、参照クロック(CKref)と基準クロック(CKa)との周波数差に応じて基準電圧(Vref)を増減させる。
Également publié en tant que
Autres publications associées
Dernières données bibliographiques dont dispose le Bureau international