WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2011161774) SYSTÈME DE PROCESSEUR MULTICOEUR, PROGRAMME DE COMMANDE ET PROCÉDÉ DE COMMANDE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2011/161774    N° de la demande internationale :    PCT/JP2010/060576
Date de publication : 29.12.2011 Date de dépôt international : 22.06.2010
CIB :
G06F 12/08 (2006.01), G06F 9/46 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (Tous Sauf US).
SUZUKI, Takahisa [JP/JP]; (JP) (US Seulement).
YAMASHITA, Koichiro [JP/JP]; (JP) (US Seulement).
YAMAUCHI, Hiromasa [JP/JP]; (JP) (US Seulement).
KURIHARA, Koji [JP/JP]; (JP) (US Seulement)
Inventeurs : SUZUKI, Takahisa; (JP).
YAMASHITA, Koichiro; (JP).
YAMAUCHI, Hiromasa; (JP).
KURIHARA, Koji; (JP)
Mandataire : SAKAI, Akinori; A. SAKAI & ASSOCIATES, 20F, Kasumigaseki Building, 2-5, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo 1006020 (JP)
Données relatives à la priorité :
Titre (EN) MULTI-CORE PROCESSOR SYSTEM, CONTROL PROGRAM, AND CONTROL METHOD
(FR) SYSTÈME DE PROCESSEUR MULTICOEUR, PROGRAMME DE COMMANDE ET PROCÉDÉ DE COMMANDE
(JA) マルチコアプロセッサシステム、制御プログラム、および制御方法
Abrégé : front page image
(EN)When an OS (191) assigns a thread (2) to a CPU (102), the OS (191) updates the identification information of the assigned CPU, which is described in the column indicating the identification information of assigned CPUs, for the case where the output data described in the column indicating output data is "variable (z)" and where the identification information of the input-destination thread described in the column indicating the identification information of input-destination threads is "thread (2)", to "CPU (102)". The OS (191) also updates the identification information of the assigned CPU, which is described in the column indicating the identification information of assigned CPUs, for the case where the output data described in the column indicating output data is "variable (x)" and where the identification information of the input-destination thread described in the column indicating the identification information of input-destination threads is "thread (2)", to "CPU (102)". When the OS (191) detects a request to write in a variable (x), the OS (191) specifies the identification information of the assigned CPU by employing the variable (x) as the search key and retrieving the identification information of the assigned CPU, which is described in the column indicating the identification information of assigned CPUs, from the table, and stores the variable (x) in the distributed cache (112) of the CPU (102) on the basis of the specified result.
(FR)Lorsqu'un système d'exploitation (OS) (191) affecte une chaîne (2) à une unité centrale (CPU) (102), l'OS (191) met à jour les informations d'identification du CPU affecté, qui est décrit dans la colonne indiquant les informations d'identification des CPU affectés, dans le cas où les données de sortie décrites dans la colonne indiquant des données de sortie sont « variable (z) » et où les informations d'identification de la chaîne de destination d'entrée décrite dans la colonne indiquant les informations d'identification des chaînes de destination d'entrée sont « chaîne (2) », au « CPU (102) ». L'OS (191) met également à jour les informations d'identification du CPU affecté, qui est décrit dans la colonne indiquant les informations d'identification des CPU affectés, dans le cas où les données de sortie décrites dans la colonne indiquant des données de sortie sont « variable (x) » et où les informations d'identification de la chaîne de destination d'entrée décrite dans la colonne indiquant les informations d'identification des chaînes de destination d'entrée sont « chaîne (2) », au « CPU (102) ». Lorsque l'OS (191) détecte une requête pour écrire dans une variable (x), l'OS (191) spécifie les informations d'identification du CPU affecté en employant la variable (x) comme clé de recherche et en récupérant les informations d'identification du CPU affecté, qui est décrit dans la colonne indiquant les informations d'identification des CPU affectés, à partir de la table, et stocke la variable (x) dans la mémoire cache distribuée (112) du CPU (102) sur la base du résultat spécifié.
(JA) OS(191)がスレッド2をCPU(102)に割り当てると、OS(191)が、出力データの項目の出力データが変数zであり、かつ入力先スレッドの識別情報の項目の入力先スレッドの識別情報がスレッド2の場合の割当先CPUの識別情報の項目の割当先CPUの識別情報をCPU(102)に更新する。OS(191)が、出力データの項目の出力データが変数xであり、かつ入力先スレッドの識別情報の項目の入力先スレッドの識別情報がスレッド2の場合の割当先CPUの識別情報の項目の割当先CPUの識別情報をCPU(102)に更新する。OS(191)が変数xの書き込み要求を検出すると、OS(191)が、変数xを検索キーとしてテーブルから割当先CPUの識別情報の項目の割当先CPUの識別情報を検索することで割当先CPUの識別情報を特定し、特定結果に基づきCPU(102)の分散キャッシュ(112)へ変数xを格納する。
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AL, AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)