Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2011105885 - CONVERTISSEUR ANALOGIQUE/NUMÉRIQUE

Numéro de publication WO/2011/105885
Date de publication 01.09.2011
N° de la demande internationale PCT/MY2010/000201
Date du dépôt international 07.10.2010
CIB
H03M 1/12 2006.1
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
12Convertisseurs analogiques/numériques
CPC
H03M 1/164
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
12Analogue/digital converters
14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
16with scale factor modification, i.e. by changing the amplification between the steps
164the steps being performed sequentially in series-connected stages
Déposants
  • MIMOS BHD. [MY]/[MY] (AllExceptUS)
  • YUSOFF, Yuzman [MY]/[MY] (UsOnly)
  • MUSA, Rohana [MY]/[MY] (UsOnly)
  • RAZALI, Nabihah [MY]/[MY] (UsOnly)
  • SON, Wee Leong [MY]/[MY] (UsOnly)
  • BAHARIM, Rozaimah [MY]/[MY] (UsOnly)
  • LAH, Hanif Che [MY]/[MY] (UsOnly)
  • OTHMAN, Nazaliza [MY]/[MY] (UsOnly)
  • WAHAB, Rohaya, Abdul [MY]/[MY] (UsOnly)
  • SALEH, Sharifah [MY]/[MY] (UsOnly)
  • MAJID, Hasmayadi, Abdul [MY]/[MY] (UsOnly)
  • YEW, Tan Kong [MY]/[MY] (UsOnly)
  • SULAIMAN, Mohd., Shahiman [MY]/[MY] (UsOnly)
Inventeurs
  • YUSOFF, Yuzman
  • MUSA, Rohana
  • RAZALI, Nabihah
  • SON, Wee Leong
  • BAHARIM, Rozaimah
  • LAH, Hanif Che
  • OTHMAN, Nazaliza
  • WAHAB, Rohaya, Abdul
  • SALEH, Sharifah
  • MAJID, Hasmayadi, Abdul
  • YEW, Tan Kong
  • SULAIMAN, Mohd., Shahiman
Mandataires
  • CHUAH, Jern Ern
Données relatives à la priorité
PI 201000081624.02.2010MY
Langue de publication Anglais (en)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) AN ANALOG TO DIGITAL CONVERTER
(FR) CONVERTISSEUR ANALOGIQUE/NUMÉRIQUE
Abrégé
(EN) The present invention relates to an analog to digital converter (ADC) (100). The ADC (100) is comprised of a quantizer component (10) for sampling an incoming analog signal and generating a digital signal; a residue generator component (20) for sampling the incoming analog signal and for generating a digital signal, and a residue generator component (20) for sampling the incoming analog signal and for generating a residual analog signal with respect to the digital signal. The quantizer component (10) is of a dynamic type wherein no pre-amplifier is used therein and is switchably connected to a source (110) of incoming analog signals. The quantizer component (10) is comprised of a comparator circuit (30) having a plurality of first transistors for substantially acting as voltage-controlled resistors therein, and a plurality of second transistors for substantially forming a latch therein. The residue generator (20) is switchably connected to the source (110) of the incoming analog signals. The input of the residue generator component is connected to the output of the quantizer component. The comparator circuit (30) and the switchable connection are for matching the sampling characteristics of the quantizer and the residue generator components (10 & 20).
(FR) La présente invention concerne un convertisseur analogique/numérique (CAN) (100). Le convertisseur analogique/numérique (100) comporte un composant de quantification (10) pour l'échantillonnage d'un signal analogique entrant et la génération d'un signal numérique ; un composant de génération de résidus (20) pour l'échantillonnage du signal analogique entrant et pour la génération d'un signal numérique, et un composant de génération de résidus (20) pour l'échantillonnage du signal analogique entrant et pour la génération d'un signal analogique résiduel par rapport au signal numérique. Le composant de quantification (10) est du type dynamique dans lequel aucun préamplificateur n'est utilisé et est connecté de manière commutable à une source (110) de signaux analogiques entrants. Le composant de quantification (10) comporte un circuit comparateur (30) comprenant une pluralité de premiers transistors pour y agir sensiblement comme des résistances contrôlées en tension et une pluralité de seconds transistors pour y former sensiblement un circuit à verrouillage. Le générateur de résidus (20) est connecté de manière commutable à la source (110) des signaux analogiques entrants. L'entrée du composant de génération de résidus est connectée à la sortie du composant de quantification. Le circuit comparateur (30) et la connexion commutable servent à l'appariement des caractéristiques d'échantillonnage des composants quantificateur et du générateur de résidus (10 et 20).
Documents de brevet associés
Dernières données bibliographiques dont dispose le Bureau international