(EN) A reconfigurable circuit has a plurality of calculation elements including a first calculation element and a second calculation element. The first calculation element has a first configuration memory for storing first configuration data. Output data of the first configuration memory is inputted to the second calculation element. Among the first configuration data, a predetermined bit is updated by using the second calculation element so as to modify the function of the first calculation element. This reduces the time required for testing the reconfigurable circuit.
(FR) Un circuit reconfigurable présente une pluralité d'éléments de calcul comprenant un premier élément de calcul et un deuxième élément de calcul. Le premier élément de calcul possède une première mémoire de configuration permettant de stocker des premières données de configuration. Les données sorties de la première mémoire de configuration sont entrées dans le deuxième élément de calcul. Parmi les premières données de configuration, un bit prédéterminé est actualisé en utilisant le deuxième élément de calcul de façon à modifier le fonctionnement du premier élément de calcul. Il est ainsi possible de diminuer le temps nécessaire pour tester le circuit reconfigurable.
(JA) 第1の演算エレメントと第2の演算エレメントとを含む複数の演算エレメントを備える。前記第1の演算エレメントは、第1のコンフィギュレーションデータを格納する第1のコンフィギュレーションメモリを有する。前記第2の演算エレメントには、前記第1のコンフィギュレーションメモリの出力データが入力される。前記第1のコンフィギュレーションデータのうちの所定ビットを第2の演算エレメントを使って更新することで、第1の演算エレメントの機能を変更する。これにより、リコンフィギュラブル回路のテスト時間を削減する。