WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009036987) ARCHITECTURE DE MACHINE COMPOSÉE D'UN NIVEAU LOGICIEL ET D'UN NIVEAU MATÉRIEL EN INTERACTION MUTUELLE INDÉPENDAMMENT DE LA CONFIGURATION INITIALE DE LADITE MACHINE ET PROCÉDÉ DE FABRICATION DE LADITE ARCHITECTURE DE MACHINE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/036987    N° de la demande internationale :    PCT/EP2008/007897
Date de publication : 26.03.2009 Date de dépôt international : 19.09.2008
CIB :
G06F 15/16 (2006.01), G06F 9/445 (2006.01), G06F 12/08 (2006.01)
Déposants : SCREENLOGIX S.R.L. [IT/IT]; Via Aldo Moro, 5, I-25125 Brescia (IT) (Tous Sauf US).
BILLI, Emilio [IT/IT]; (IT) (US Seulement)
Inventeurs : BILLI, Emilio; (IT)
Mandataire : RAPISARDI, Mariacristina; Ufficio Brevetti Rapisardi S.r.l., Via Serbelloni, 12, I-20122 Milano (IT)
Données relatives à la priorité :
MI2007A001829 21.09.2007 IT
Titre (EN) PARALLEL COMPUTER ARCHITECTURE BASED ON CACHE- COHERENT NON-UNIFORM MEMORY ACCESS (CC-NUMA)
(FR) ARCHITECTURE DE MACHINE COMPOSÉE D'UN NIVEAU LOGICIEL ET D'UN NIVEAU MATÉRIEL EN INTERACTION MUTUELLE INDÉPENDAMMENT DE LA CONFIGURATION INITIALE DE LADITE MACHINE ET PROCÉDÉ DE FABRICATION DE LADITE ARCHITECTURE DE MACHINE
Abrégé : front page image
(EN)Machine architecture composed of a software level and a hardware level, interacting with each other regardless of the initial configuration of the machine, comprising at least two SMP computers connected in parallel with each other by means of at least one interconnection BUS and comprising the use of FPGA processors dedicated for specific functionalities and the management of a dedicated physical memory separated from the system memory and adapted to make a cc-NUMA system of average and large size managed by means of a BIOS system adapted to optimise the resources in question and to accelerate the capacities of the system.
(FR)Architecture de machine composée d'un niveau logiciel et d'un niveau matériel en interaction mutuelle indépendamment de la configuration initiale de la machine, comprenant au moins deux ordinateurs SMP connectés en parallèle au moyen d'au moins un bus d'interconnexion et comprenant l'utilisation de processeurs FPGA dédiés à des fonctionnalités spécifiques et la gestion d'une mémoire physique dédiée séparée de la mémoire système et adaptée à la construction d'un système cc-NUMA de taille moyenne et importante géré au moyen d'un système BIOS adapté pour optimiser les ressources en question et accélérer les capacités du système.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)