WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2009029842) PROCÉDÉ ET APPAREIL POUR UN CHIFFREMENT/DÉCHIFFREMENT ACCÉLÉRÉ PAR VOIE MATÉRIELLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2009/029842    N° de la demande internationale :    PCT/US2008/074862
Date de publication : 05.03.2009 Date de dépôt international : 29.08.2008
CIB :
H04L 9/00 (2006.01)
Déposants : EXEGY INCORPORATED [US/US]; 349 Marshall Avenue, Suite 100, St. Louis, MO 63119 (US) (Tous Sauf US).
TAYLOR, David, E. [US/US]; (US) (US Seulement).
THURMON, Brandon, Parks [US/US]; (US) (US Seulement).
INDECK, Ronald, S. [US/US]; (US) (US Seulement)
Inventeurs : TAYLOR, David, E.; (US).
THURMON, Brandon, Parks; (US).
INDECK, Ronald, S.; (US)
Mandataire : VOLK, Benjamin, L.; Thompson Coburn Llp, One Us Bank Plaza, St. Louis, MO 63101 (US)
Données relatives à la priorité :
60/969,384 31.08.2007 US
Titre (EN) METHOD AND APPARATUS FOR HARDWARE-ACCELERATED ENCRYPTION/DECRYPTION
(FR) PROCÉDÉ ET APPAREIL POUR UN CHIFFREMENT/DÉCHIFFREMENT ACCÉLÉRÉ PAR VOIE MATÉRIELLE
Abrégé : front page image
(EN)An integrated circuit for data encryption/decryption and secure key management is disclosed. The integrated circuit may be used in conjunction with other integrated circuits, processors, and software to construct a wide variety of secure data processing, storage, and communication systems. One embodiment of the integrated circuit includes a symmetric block cipher that may be scaled to strike a favorable balance among processing throughput and power consumption. The modular architecture supports multiple encryption modes and key management functions. The integrated circuit may also include a key management processor that can be programmed to support a wide variety of asymmetric key cryptography functions for secure key exchange with remote key storage devices and enterprise key management servers. Internal data and key buffers enable the device to re-key encrypted data without exposing data. The key management functions allow the device to function as a cryptographic domain bridge in a federated architecture
(FR)L'invention porte sur un circuit intégré utilisé pour le chiffrement/déchiffrement de données et la gestion de clés sécurisée. Le circuit intégré peut être utilisé conjointement avec d'autres circuits intégrés, processeurs, et un logiciel pour construire une grande variété de systèmes de communication, de stockage et de traitement de données sécurisés. Un mode de réalisation du circuit intégré comprend un cryptage par blocs symétrique qui peut être mis à l'échelle pour atteindre un équilibre favorable entre un débit de traitement et une consommation de puissance. L'architecture modulaire supporte de multiples modes de chiffrement et des fonctions de gestion de clés. Le circuit intégré peut également comprendre un processeur de gestion de clés qui peut être programmé pour supporter une grande diversité de fonctions cryptographiques à clés asymétriques pour un échange de clés sécurisé avec des dispositifs de stockage de clés distants et des serveurs de gestion de clés d'entreprise. Des données internes et des tampons de clés permettent au dispositif de rechiffrer avec une clé des données chiffrées sans exposer les données. Les fonctions de gestion de clés permettent au dispositif de fonctionner en tant que pont de domaine cryptographique dans une architecture fédérée.
États désignés : AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)