WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2008085648) ACCÈS PROTÉGÉ ET SÉLECTIF À UNE MÉMOIRE SUR UNE BASE PAR INSTRUCTION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2008/085648    N° de la demande internationale :    PCT/US2007/087258
Date de publication : 17.07.2008 Date de dépôt international : 12.12.2007
CIB :
G06F 12/00 (2006.01)
Déposants : FREESCALE SEMICONDUCTOR INC. [US/US]; 6501 William Cannon Drive West, Austin, Texas 78735 (US) (Tous Sauf US).
SCOTT, Jeffrey W. [US/US]; (US) (US Seulement).
MOYER, William C. [US/US]; (US) (US Seulement)
Inventeurs : SCOTT, Jeffrey W.; (US).
MOYER, William C.; (US)
Mandataire : KING, Robert L.; 7700 W. Parmer Lane, MD: TX32/PL02, Austin, TX 78729 (US)
Données relatives à la priorité :
11/619,301 03.01.2007 US
Titre (EN) SELECTIVE GUARDED MEMORY ACCESS ON A PER-INSTRUCTION BASIS
(FR) ACCÈS PROTÉGÉ ET SÉLECTIF À UNE MÉMOIRE SUR UNE BASE PAR INSTRUCTION
Abrégé : front page image
(EN)A method includes receiving, at a processing device, a memory access instruction (402) comprising a guarded access specifier representative of a guarded access policy. The method further includes performing, at the processing device, a memory access represented by the memory access instruction in accordance with the guarded access policy (408). A processing device (100) includes a processor core (110) configured to determine a guarded access policy for a memory access instruction based on a guarded access specifier (310) of the memory access instruction (300). The processing device (100) further includes a memory management unit (112) configured to facilitate a memory access represented by the memory access instruction based on the guarded access policy.
(FR)L'invention concerne un procédé comprenant la réception, au niveau d'un dispositif de traitement, d'une instruction d'accès à une mémoire (402) comportant un spécificateur d'accès protégé représentant une règle d'accès protégé. Le procédé comprend en outre l'exécution, au niveau du dispositif de traitement, d'un accès à une mémoire représenté par l'instruction d'accès à une mémoire selon la règle d'accès protégé (408). Un dispositif de traitement (100) comprend un coeur de processeur (110) configuré pour déterminer une règle d'accès protégé pour une instruction d'accès à une mémoire sur la base d'un spécificateur d'accès protégé (310) de l'instruction d'accès à une mémoire (300). Le dispositif de traitement (100) comprend en outre une unité de gestion de mémoire (112) configurée pour faciliter un accès à une mémoire représenté par l'instruction d'accès à une mémoire sur la base de la règle d'accès protégé.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)