Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2008002968 - ÉTAPE DE DIVISEUR DE MODULE À FAIBLE PUISSANCE

Numéro de publication WO/2008/002968
Date de publication 03.01.2008
N° de la demande internationale PCT/US2007/072215
Date du dépôt international 27.06.2007
CIB
H03K 23/00 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
23Compteurs d'impulsions comportant des chaînes de comptage; Diviseurs de fréquence comportant des chaînes de comptage
CPC
H03K 23/54
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
23Pulse counters comprising counting chains; Frequency dividers comprising counting chains
40Gating or clocking signals applied to all stages, i.e. synchronous counters
50using bi-stable regenerative trigger circuits
54Ring counters, i.e. feedback shift register counters
Déposants
  • QUALCOMM Incorporated [US]/[US] (AllExceptUS)
  • NARATHONG, Chiewcharn [US]/[US] (UsOnly)
  • SU, Wenjun [CN]/[US] (UsOnly)
Inventeurs
  • NARATHONG, Chiewcharn
  • SU, Wenjun
Mandataires
  • BACHAND, Richard A.
Données relatives à la priorité
11/560,97317.11.2006US
60/817,57228.06.2006US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) LOW-POWER MODULUS DIVIDER STAGE
(FR) ÉTAPE DE DIVISEUR DE MODULE À FAIBLE PUISSANCE
Abrégé
(EN)
A modulus divider stage (MDS) includes first and second stages. The MDS receives a modulus divisor control signal S that determines whether the MDS stage operates in a divide-by-two mode or a divide-by-three mode. The MDS stage also receives a feedback modulus control signal from another MDS. When in the divide-by-two mode, the MDS divides by two regardless of the feedback modulus control signal. To conserve power, the first stage is unpowered when the MDS stage operates in the divide-by-two mode. When in the divide-by-three mode, the MDS stage either divides by two or by three depending on the feedback modulus control signal. To further reduce power consumption, the first stage is unpowered when the MDS stage is in the divide-by-three mode but is nonetheless performing a divide-by-two operation. A power-down transistor holds the output of the first stage at the proper logic level when the first stage is unpowered.
(FR)
La présente invention concerne un MDS (étape de diviseur de module) qui comprend une première et une seconde étape. Le MDS reçoit un signal de commande de diviseur de module (S) qui détermine si l'étape du MDS fonctionne dans un mode de division par deux ou dans un mode de division par trois. L'étape du MDS reçoit également un signal de commande du module de retour d'informations d'un autre MDS. En mode de division par deux, le MDS divise par deux, quel que soit le signal de commande du module de retour d'informations. Pour économiser l'énergie, la première étape n'est pas alimentée lorsque l'étape du MDS fonctionne dans un mode de division par deux. En mode de division par trois, l'étape du MDS divise par deux ou trois en fonction du signal de commande du module de retour d'informations. Pour réduire encore la consommation d'énergie, la première étape n'est pas alimentée lorsque l'étape du MDS fonctionne dans un mode de division par trois mais réalise néanmoins une opération de division par deux. Un transistor d'arrêt d'alimentation maintient la sortie de la première étape au niveau logique correct lorsque la première étape est mise hors tension.
Dernières données bibliographiques dont dispose le Bureau international