Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2007143494 - NOUVEAU MAPPAGE DYNAMIQUE DE FONCTIONS PÉRIPHÉRIQUES VERS DES CONNEXIONS EXTERNES D'ENTRÉE/SORTIE D'UN COMPOSANT À CIRCUIT INTÉGRÉ

Numéro de publication WO/2007/143494
Date de publication 13.12.2007
N° de la demande internationale PCT/US2007/070066
Date du dépôt international 31.05.2007
CIB
H03K 19/0175 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
19Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
0175Dispositions pour le couplage; Dispositions pour l'interface
CPC
H03K 19/1732
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
02using specified components
173using elementary logic circuits as components
1731Optimisation thereof
1732by limitation or reduction of the pin/gate ratio
H03K 19/17744
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
02using specified components
173using elementary logic circuits as components
177arranged in matrix form
17736Structural details of routing resources
17744for input/output signals
H03K 19/17764
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
19Logic circuits, i.e. having at least two inputs acting on one output
02using specified components
173using elementary logic circuits as components
177arranged in matrix form
17748Structural details of configuration resources
17764for reliability
Déposants
  • MICROCHIP TECHNOLOGY INCORPORATED [US/US]; 2355 West Chandler Boulevard Chandler, AZ 85224-6199, US (AllExceptUS)
  • WOJEWODA, Igor [US/US]; US (UsOnly)
  • BOLES, Brian [US/US]; US (UsOnly)
  • BRADLEY, Steve [US/US]; US (UsOnly)
  • KAVAIYA, Gaurang [IN/US]; US (UsOnly)
Inventeurs
  • WOJEWODA, Igor; US
  • BOLES, Brian; US
  • BRADLEY, Steve; US
  • KAVAIYA, Gaurang; US
Mandataires
  • SLAYDEN, Bruce, W., II; Baker Botts L.L.P. 1500 San Jacinto Center 98 San Jacinto Blvd. Austin, TX 78701, US
Données relatives à la priorité
11/686,72415.03.2007US
60/803,83502.06.2006US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) DYNAMIC PERIPHERAL FUNCTION REMAPPING TO EXTERNAL INPUT-OUTPUT CONNECTIONS OF AN INTEGRATED CIRCUIT DEVICE
(FR) NOUVEAU MAPPAGE DYNAMIQUE DE FONCTIONS PÉRIPHÉRIQUES VERS DES CONNEXIONS EXTERNES D'ENTRÉE/SORTIE D'UN COMPOSANT À CIRCUIT INTÉGRÉ
Abrégé
(EN)
Peripheral functions of an integrated circuit device may be pooled and dynamically mapped to available external input-output connections of the integrated circuit device by using a set of configuration registers. To provide system robustness, the configuration registers may implement various levels of write protection, error correction and monitoring circuitry. One or more peripheral output functions may be mapped to one or more external output connections. Not more than one output function may be active at the same time on the same output connection. Outputs and inputs may be mapped to the same external input- output connection with or without the output being controllable for placement into an inactive state, e.g., high impedance or open collector. When the input is required to receive external data over the external input-output connection, the output may be placed into the inactive state.
(FR)
Selon l'invention, les fonctions périphériques d'un composant à circuit intégré peuvent être regroupées et mappées dynamiquement vers des connexions externes d'entrée/sortie et disponibles du composant à circuit intégré en utilisant un ensemble des registres de configuration. Afin d'obtenir une certaine robustesse du système, les registres de configuration peuvent mettre en œuvre différents niveaux de circuits de protection d'écriture, de correction d'erreur et de surveillance. Une ou plusieurs fonctions périphériques de sortie peuvent être mappées sur une ou plusieurs connexions externes de sortie. Pas plus d'une seule fonction de sortie peut être active en même temps sur la même connexion de sortie. Les sorties et les entrées peuvent être mappées sur la même connexion d'entrée/sortie, la sortie pouvant être ou non contrôlable en vue d'un positionnement à l'état inactif, par exemple sous haute impédance ou à collecteur ouvert. Lorsque l'on demande à l'entrée de recevoir des données externes sur la connexion externe d'entrée/sortie, la sortie peut être placée à l'état inactif.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international