Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2007139901 - PROCÉDÉ ET APPAREIL PERMETTANT D'AMÉLIORER LES CAPACITÉS DE STOCKAGE AU MOYEN D'UN EFFACEMENT D'ARRIÈRE-PLAN

Numéro de publication WO/2007/139901
Date de publication 06.12.2007
N° de la demande internationale PCT/US2007/012416
Date du dépôt international 23.05.2007
CIB
G11C 16/10 2006.01
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
16Mémoires mortes programmables effaçables
02programmables électriquement
06Circuits auxiliaires, p.ex. pour l'écriture dans la mémoire
10Circuits de programmation ou d'entrée de données
G11C 16/16 2006.01
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
16Mémoires mortes programmables effaçables
02programmables électriquement
06Circuits auxiliaires, p.ex. pour l'écriture dans la mémoire
10Circuits de programmation ou d'entrée de données
14Circuits pour effacer électriquement, p.ex. circuits de commutation de la tension d'effacement
16pour effacer des blocs, p.ex. des réseaux, des mots, des groupes
CPC
G11C 16/102
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
16Erasable programmable read-only memories
02electrically programmable
06Auxiliary circuits, e.g. for writing into memory
10Programming or data input circuits
102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
G11C 16/16
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
16Erasable programmable read-only memories
02electrically programmable
06Auxiliary circuits, e.g. for writing into memory
10Programming or data input circuits
14Circuits for erasing electrically, e.g. erase voltage switching circuits
16for erasing blocks, e.g. arrays, words, groups
Déposants
  • MICRON TECHNOLOGY, INC. [US/US]; 8000 South Federal Way Mail Stop 525 Boise, ID 83707-0006, US (AllExceptUS)
  • ROOHPARVAR, Frankie [US/US]; US (UsOnly)
Inventeurs
  • ROOHPARVAR, Frankie; US
Mandataires
  • WALKOWSKI, Joseph, A.; TRASKBRITT 230 South 500 East, Suite 300 P.O. Box 2550 Salt Lake City, UT 84110-2550, US
Données relatives à la priorité
11/442,51425.05.2006US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) METHOD AND APPARATUS FOR IMPROVING STORAGE PERFORMANCE USING A BACKGROUND ERASE
(FR) PROCÉDÉ ET APPAREIL PERMETTANT D'AMÉLIORER LES CAPACITÉS DE STOCKAGE AU MOYEN D'UN EFFACEMENT D'ARRIÈRE-PLAN
Abrégé
(EN)
Disclosed are an apparatus, method, and computer readable medium configured for performing a background erase in a memory device. Included is the act of receiving at least one erase command (610) and at least one erasable block address for the memory device. Also included is the act of asserting a background-process-busy flag (630) after receiving the at least one erase command and the at least one erasable block address. At least one block in the memory associated with the at least one erasable block address is erased (660), wherein the erasing occurs at a time delay (640) after receiving the at least one erase command if a background enable flag is asserted. Finally, the background-process-busy flag is negated (670). after the erasing is complete.
(FR)
La présente invention concerne un appareil, un procédé et un support lisible sur ordinateur qui sont conçus pour effectuer un effacement d'arrière-plan dans un dispositif de mémoire. Le procédé consiste à recevoir au moins une commande d'effacement et au moins une adresse de bloc effaçable pour le dispositif de mémoire, puis à déclarer un drapeau d'occupation de processus d'arrière-plan après réception de ladite commande d'effacement et de ladite adresse de bloc effaçable. Au moins un bloc dans la mémoire associé à l'adresse de bloc effaçable est effacé avec un certain retard après la réception de ladite commande d'effacement si un drapeau d'activation d'arrière-plan est déclaré. Finalement le drapeau d'occupation de processus d'arrière-plan est annulé une fois l'effacement terminé.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international