WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2007097008) DISPOSITIF DE RÉCEPTION DE DONNÉES ET DISPOSITIF D'ÉMISSION DE DONNÉES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2007/097008    N° de la demande internationale :    PCT/JP2006/303498
Date de publication : 30.08.2007 Date de dépôt international : 24.02.2006
CIB :
H04L 7/04 (2006.01), H04L 7/00 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome Nakahara-ku, Kawasaki-shi Kanagawa 2118588 (JP) (Tous Sauf US).
NAKAGAWA, Satoshi [JP/JP]; (JP) (US Seulement)
Inventeurs : NAKAGAWA, Satoshi; (JP)
Mandataire : OSUGA, Yoshiyuki; 3rd Fl., Nibancho Bldg. 8-20, Nibancho, Chiyoda-ku Tokyo 1020084 (JP)
Données relatives à la priorité :
Titre (EN) DATA RECEIVING DEVICE AND DATA TRANSMITTING DEVICE
(FR) DISPOSITIF DE RÉCEPTION DE DONNÉES ET DISPOSITIF D'ÉMISSION DE DONNÉES
(JA) データ受信装置及びデータ送信装置
Abrégé : front page image
(EN)Reliability of a cross-step execution function in a data transmission is improved. Write-pointer generating units (234-1),..., (234-m) successively change and designate data storages from a plurality of buffers constituting FIFO circuits (213-1), (213-m)where data transmitted from transmission side (LSI100) are stored. A ring buffer (243) for a clock step delays a gate stop signal to instruct an operation stop. When the write-pointer generating units (234-1),..., (234-m) receive the gate stop signal delayed by the ring buffer (243) for the clock step, they stop switching instructions of the storages.
(FR)L'invention permet d'améliorer la fiabilité d'une fonction d'exécution de croisement dans une émission de données. Les unités de génération de pointeurs d'écriture (234-1),..., (234-m) modifient et désignent successivement des mémoires de données à partir d'une pluralité de mémoires tampons constituant des circuits premier entré, premier sorti (213-1), (213-m) où des données transmises depuis un côté transmission (LSI100) sont stockées. Une mémoire tampon annulaire (243) pour une étape d'horloge retarde un signal d'arrêt de porte afin de donner la consigne d'arrêter le fonctionnement. Lorsque les unités de génération de pointeurs d'écriture (234-1),..., (234-m) reçoivent le signal d'arrêt de porte retardé par la mémoire tampon annulaire (243) pour l'étape d'horloge, elles arrêtent de commuter les consignes des mémoires.
(JA) データ伝送におけるクロックステップ実行機能の信頼性を向上させる。  ライトポインタ生成部234-1、…、234-mは、FIFO回路213-1、213-mを構成している複数のバッファのうちから、送信側LSI100から送られてきたデータを格納する格納先とするものを順次切り替えて指示する。クロックステップ用リングバッファ243は、動作の停止を指示するゲートストップ信号を遅延させる。ライトポインタ生成部234-1、…、234-mは、クロックステップ用リングバッファ243で遅延させたゲートストップ信号を受け取ると格納先の指示の切り替えを停止させる。
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)