PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le lundi 03.02.2020 à 10:00 AM CET
Recherche dans les collections de brevets nationales et internationales
Une partie du contenu de cette demande n'est pas disponible pour le moment.
Si cette situation persiste, contactez-nous auObservations et contact
1. (WO2005069123) MICROPROCESSEUR, PROCEDE DE FONCTIONNEMENT ET MOT INSTRUCTION CORRESPONDANTS
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/2005/069123 N° de la demande internationale : PCT/IB2005/050121
Date de publication : 28.07.2005 Date de dépôt international : 11.01.2005
CIB :
G06F 9/38 (2006.01) ,G06F 1/32 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
9
Dispositions pour la commande par programme, p.ex. unité de commande
06
utilisant un programme emmagasiné, c. à. d. utilisant une unité de stockage interne de l'équipement de traitement de données pour recevoir et conserver le programme
30
Dispositions pour exécuter des instructions machine, p.ex. le décodage des instructions
38
Exécution simultanée d'instructions
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
26
Alimentation en énergie électrique, p.ex. régulation à cet effet
32
Moyens destinés à économiser de l'énergie
Déposants :
KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven, NL (AllExceptUS)
MILLER-SMITH, Richard, M. [GB/GB]; GB (UsOnly)
Inventeurs :
MILLER-SMITH, Richard, M.; GB
Mandataire :
WILLIAMSON, Paul, L.; c/o Philips Intellectual Property & Standards Cross Oak Lane Redhill Surrey RH1 5HA, GB
Données relatives à la priorité :
0400659.913.01.2004GB
Titre (EN) MICROPROCESSOR, RELATED METHOD OF OPERATING THE SAME AND RELATED INSTRUCTION WORD
(FR) MICROPROCESSEUR, PROCEDE DE FONCTIONNEMENT ET MOT INSTRUCTION CORRESPONDANTS
Abrégé :
(EN) A method of operating a microprocessor having a plurality of functional units to provide for parallel processing of operations, including creating a bit-pattern as part of instruction code, said bit-pattern serving to identify which of said plurality of functional units is required to execute a number of instruction words including the said instruction code.
(FR) L'invention concerne un procédé de fonctionnement d'un microprocesseur comprenant une pluralité d'unités fonctionnelles qui permettent d'effectuer des opérations de traitement en parallèle. Ledit procédé consiste à créer une configuration binaire comme partie de code d instruction, ladite configuration servant à identifier l'unité fonctionnelle nécessaire pour exécuter un certain nombre de mots d'instruction contenant ledit code d'instruction.
front page image
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)