Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2005066832 - CIRCUIT INTEGRE COMPRENANT DES TRANCHES DSP EN CASCADE

Numéro de publication WO/2005/066832
Date de publication 21.07.2005
N° de la demande internationale PCT/US2004/043113
Date du dépôt international 21.12.2004
CIB
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
76
Architectures de calculateurs universels à programmes enregistrés
78
comprenant une seule unité centrale
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
76
Architectures de calculateurs universels à programmes enregistrés
80
comprenant un ensemble d'unités de traitement à commande commune, p.ex. plusieurs processeurs de données à instruction unique
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
K
TECHNIQUE DE L'IMPULSION
19
Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
02
utilisant des éléments spécifiés
173
utilisant des circuits logiques élémentaires comme composants
177
disposés sous forme matricielle
G06F 15/78 (2006.01)
G06F 15/80 (2006.01)
H03K 19/177 (2006.01)
CPC
G06F 15/7867
H03K 19/17732
H03K 19/17736
H03K 19/17796
Déposants
  • XILINX, INC. [US/US]; 2100 Logic Drive San Jose, CA 95124, US
Inventeurs
  • SIMKINS, James, M.; US
  • YOUNG, Steven, P.; US
  • WONG, Jennifer; US
  • NEW, Bernard, J.; US
  • CHING, Alvin, Y.; US
Mandataires
  • CHANROO, Keith, A. ; Xilinx, Inc. 2100 Logic Drive San Jose, CA 95124, US
Données relatives à la priorité
60/533,15329.12.2003US
60/533,18129.12.2003US
60/533,28029.12.2003US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) INTEGRATED CIRCUIT WITH CASCADING DSP SLICES
(FR) CIRCUIT INTEGRE COMPRENANT DES TRANCHES DSP EN CASCADE
Abrégé
(EN)
Described is an integrated circuit (IC) with columns of DSP slices that can be cascaded to create DSP circuits of varying size and complexity. Each DSP slice includes a plurality of operand input ports and a slice output port, all of which are programmably connected to general routing and logic resources. The operand ports receive operands for processing, and a slice output port conveys processed results. Each slice additionally includes a feedback port connected to the respective slice output port, to support accumulate functions in this embodiment, and a cascade input port connected to the output port of an upstream slice to support cascading.
(FR)
L'invention concerne un circuit intégré (IC) comprenant des colonnes de tranches DSP pouvant être cascadées de manière à créer des circuits DSP de taille et complexité diverses. Chaque tranche DSP comprend une pluralité de ports d'entrée d'opérande et un port de sortie de tranche, ceux-ci étant tous connectés de manière programmée à un routage général et des ressources logiques. Les ports d'opérande reçoivent des opérandes aux fins de traitement et le port de sortie de tranche transporte des résultats traités. Chaque tranche comprend, en outre, un port de rétroaction connecté au port de sortie de tranche respectif, de manière à supporter des fonctions accumulées dans ce mode de réalisation et un port d'entrée de cascade connecté au port de sortie d'une tranche amont, aux fins de support du cascadage.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international