Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2005004378 - LOGIQUE UNIVERSELLE DE CALIBRAGE POUR APPLICATIONS A EMETTEURS/RECEPTEURS ENFOUIS (SERDES)

Numéro de publication WO/2005/004378
Date de publication 13.01.2005
N° de la demande internationale PCT/US2004/009425
Date du dépôt international 25.03.2004
CIB
H04J 3/06 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
JCOMMUNICATION MULTIPLEX
3Systèmes multiplex à division de temps
02Détails
06Dispositions de synchronisation
H04L 1/00 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
1Dispositions pour détecter ou empêcher les erreurs dans l'information reçue
CPC
H04B 17/11
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
BTRANSMISSION
17Monitoring; Testing
10of transmitters
11for calibration
H04B 17/20
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
BTRANSMISSION
17Monitoring; Testing
20of receivers
H04J 3/062
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
JMULTIPLEX COMMUNICATION
3Time-division multiplex systems
02Details
06Synchronising arrangements
062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
H04L 1/0061
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
1Arrangements for detecting or preventing errors in the information received
004by using forward error control
0056Systems characterized by the type of code used
0061Error detection codes
Déposants
  • QQ TECHNOLOGY, INC. [US/US]; 1762 Technology Drive, Suite 202 San Jose, CA 95110, US (AllExceptUS)
  • LIN, Taylor, Fengcheng [US/US]; US (UsOnly)
  • XU, Mao [US/US]; US (UsOnly)
Inventeurs
  • LIN, Taylor, Fengcheng; US
  • XU, Mao; US
Mandataires
  • LIN, Bo-In; 13445 Mandoli Drive Los Altos Hills, CA 94022, US
Données relatives à la priorité
60/480,18822.06.2003US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) AN INTELLIGENT UNIVERSAL CALIBRATION LOGIC IN EMBEDDED HIGH SPEED TRANSCEIVER (SERDES) APPLICATIONS
(FR) LOGIQUE UNIVERSELLE DE CALIBRAGE POUR APPLICATIONS A EMETTEURS/RECEPTEURS ENFOUIS (SERDES)
Abrégé
(EN)
The present invention discloses a bundled transceiver link recovery process and algorithm and calibration control logic that can be universally implemented in any different types of embedded chipset designs and application for high-speed data communication systems. The calibration logic is capable of performing the calibrations during different stages of system operations. Specifically, the calibration logic of this invention is provided to satisfy the power-on-self calibration (105) requirements. The calibration logic is further provided to perform bundled SERDES (150) alignments, to correct the +/-100ppm frequency difference and to start the calibration process automatically upon detection an error (140). The calibration operations can be universally implemented in different embedded chipset configuration suitable for different data rates and different switch fabric-SERDES arrangements to assure reliable and accurate data transmissions are achieved.
(FR)
L'invention porte sur un procédé de récupération de liaisons d'émission/réception groupées, et sur l'algorithme et la logique d'étalonnage associées, pouvant s'implanter universellement dans tout type de configuration de jeux de puces enfouis et systèmes de transmission de données à grande vitesse. Ladite logique permet: d'effectuer des étalonnage pendant les différentes phases de fonctionnement des systèmes, spécifiquement de satisfaire les exigences d'étalonnage à la mise sous tension (105), et en outre, d'exécuter des alignements SERDES (150) groupés avec une correction des différences de fréquence de +/- 100ppm, et de lancer automatiquement le processus d'étalonnage lors de la détection d'une erreur. Les opérations d'étalonnage peuvent s'implanter universellement dans tout type de configuration de jeux de puces et pour différents débits de données et différents dispositifs matrice de commutation/serdes de manière à assurer des transmissions de données fiables et précises.
Dernières données bibliographiques dont dispose le Bureau international