WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2004063912) DISPOSITIF, PROCEDE ET PROGRAMME DE COMMANDE D'HORLOGE, MICROPROCESSEUR, ET DISPOSITIF ELECTRONIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2004/063912    N° de la demande internationale :    PCT/JP2003/017060
Date de publication : 29.07.2004 Date de dépôt international : 26.12.2003
CIB :
G06F 1/08 (2006.01)
Déposants : SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome, Shinagawa-ku, Tokyo 141-0001 (JP) (Tous Sauf US).
HANAKI, Hirokazu [JP/JP]; (JP) (US Seulement)
Inventeurs : HANAKI, Hirokazu; (JP)
Mandataire : TSUNODA, Yoshisue; Shinjuku Bldg., 8-1, Nishishinjuku 1-chome, Shinjuku-ku, Tokyo 160-0023 (JP)
Données relatives à la priorité :
2003-002605 08.01.2003 JP
Titre (EN) CLOCK CONTROL DEVICE, MICROPROCESSOR, ELECTRONIC DEVICE, CLOCK CONTROL METHOD, AND CLOCK CONTROL PROGRAM
(FR) DISPOSITIF, PROCEDE ET PROGRAMME DE COMMANDE D'HORLOGE, MICROPROCESSEUR, ET DISPOSITIF ELECTRONIQUE
(JA) クロック制御装置、マイクロプロセッサ、電子機器及びクロック制御方法、並びにクロック制御プログラム
Abrégé : front page image
(EN)It is possible to easily and instantaneously modify the number of pulses of the operation clock to a microprocessor. While at least a bus busy signal (10) indicating that the bus (4) is busy from a microprocessor (1) is present by a clock control device (2), a clock of the same number of pulses as the system clock (8) is supplied as the operation clock (9) to the microprocessor (1). While the bus busy signal (10) is absent, an intermittent clock subtracted by the number of pulses of the system clock (8) is supplied as the operation clock (9) to the microprocessor (1).
(FR)Il est possible de modifier facilement et instantanément le nombre d'impulsions d'une horloge d'exploitation d'un microprocesseur. Pendant qu'au moins un signal occupé (10) de bus présent, provenant du microprocesseur (1) et indiquant que ce bus (4) est occupé, est transmis par un dispositif de commande d'horloge (2), une horloge du même nombre d'impulsions que l'horloge système (8) alimente le microprocesseur (1) en tant qu'horloge d'exploitation (9). Lorsque le signal occupé (10) de bus est absent, une horloge intermittente, dont le nombre d'impulsions de l'horloge système (8) est soustrait, alimente le microprocesseur (1) en tant qu'horloge d'exploitation (9).
(JA)マイクロプロセッサへの動作クロックのパルス数を容易に、且つ瞬時に変更制御可能とすることを目的として、クロック制御装置2によって、少なくとも、マイクロプロセッサ1からの、バス4がビジー状態にあることを示すバス・ビジー信号10が存在している間は、システム・クロック8と同じパルス数のクロックを、バス・ビジー信号10が存在しない間では、システム・クロック8のパルス数を減じた歯抜けクロックを、それぞれ動作クロック9としてマイクロプロセッサ1に供給するようにした。
États désignés : CN, US.
Office européen des brevets (OEB) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)