Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO2004059725 - PROCEDE DE REALISATION DE CAVITES DANS UNE PLAQUE DE SILICIUM

Numéro de publication WO/2004/059725
Date de publication 15.07.2004
N° de la demande internationale PCT/FR2003/003820
Date du dépôt international 19.12.2003
Demande présentée en vertu du Chapitre 2 11.06.2004
CIB
B81C 1/00 2006.01
BTECHNIQUES INDUSTRIELLES; TRANSPORTS
81TECHNOLOGIE DES MICROSTRUCTURES
CPROCÉDÉS OU APPAREILS SPÉCIALEMENT ADAPTÉS À LA FABRICATION OU AU TRAITEMENT DE DISPOSITIFS OU DE SYSTÈMES À MICROSTRUCTURE
1Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
H01L 21/265 2006.01
HÉLECTRICITÉ
01ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
LDISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
21Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
02Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
04les dispositifs présentant au moins une barrière de potentiel ou une barrière de surface, p.ex. une jonction PN, une région d'appauvrissement, ou une région de concentration de porteurs de charges
18les dispositifs ayant des corps semi-conducteurs comprenant des éléments du groupe IV de la classification périodique, ou des composés AIIIBV, avec ou sans impuretés, p.ex. des matériaux de dopage
26Bombardement par des radiations ondulatoires ou corpusculaires
263par des radiations d'énergie élevée
265produisant une implantation d'ions
H01L 21/266 2006.01
HÉLECTRICITÉ
01ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
LDISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
21Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
02Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
04les dispositifs présentant au moins une barrière de potentiel ou une barrière de surface, p.ex. une jonction PN, une région d'appauvrissement, ou une région de concentration de porteurs de charges
18les dispositifs ayant des corps semi-conducteurs comprenant des éléments du groupe IV de la classification périodique, ou des composés AIIIBV, avec ou sans impuretés, p.ex. des matériaux de dopage
26Bombardement par des radiations ondulatoires ou corpusculaires
263par des radiations d'énergie élevée
265produisant une implantation d'ions
266en utilisant des masques
H01L 21/762 2006.01
HÉLECTRICITÉ
01ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
LDISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
21Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
70Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun, ou de parties constitutives spécifiques de ceux-ci; Fabrication de dispositifs à circuit intégré ou de parties constitutives spécifiques de ceux-ci
71Fabrication de parties spécifiques de dispositifs définis en H01L21/7089
76Réalisation de régions isolantes entre les composants
762Régions diélectriques
H01L 21/764 2006.01
HÉLECTRICITÉ
01ÉLÉMENTS ÉLECTRIQUES FONDAMENTAUX
LDISPOSITIFS À SEMI-CONDUCTEURS; DISPOSITIFS ÉLECTRIQUES À L'ÉTAT SOLIDE NON PRÉVUS AILLEURS
21Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
70Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun, ou de parties constitutives spécifiques de ceux-ci; Fabrication de dispositifs à circuit intégré ou de parties constitutives spécifiques de ceux-ci
71Fabrication de parties spécifiques de dispositifs définis en H01L21/7089
76Réalisation de régions isolantes entre les composants
764Espaces d'air
CPC
B81C 1/00507
BPERFORMING OPERATIONS; TRANSPORTING
81MICROSTRUCTURAL TECHNOLOGY
CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
1Manufacture or treatment of devices or systems in or on a substrate
00436Shaping materials, i.e. techniques for structuring the substrate or the layers on the substrate
005Bulk micromachining
00507Formation of buried layers by techniques other than deposition, e.g. by deep implantation of elements
H01L 21/26506
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
21Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
02Manufacture or treatment of semiconductor devices or of parts thereof
04the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
18the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
26Bombardment with radiation
263with high-energy radiation
265producing ion implantation
26506in group IV semiconductors
H01L 21/266
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
21Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
02Manufacture or treatment of semiconductor devices or of parts thereof
04the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
18the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
26Bombardment with radiation
263with high-energy radiation
265producing ion implantation
266using masks
H01L 21/7624
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
21Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
71Manufacture of specific parts of devices defined in group H01L21/70
76Making of isolation regions between components
762Dielectric regions ; , e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
7624using semiconductor on insulator [SOI] technology
H01L 21/764
HELECTRICITY
01BASIC ELECTRIC ELEMENTS
LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
21Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
71Manufacture of specific parts of devices defined in group H01L21/70
76Making of isolation regions between components
764Air gaps
Déposants
  • S.O.I. TEC SILICON ON INSULATOR TECHNOLOGIES [FR]/[FR] (AllExceptUS)
  • SCHWARZENBACH, Walter [FR]/[FR] (UsOnly)
  • MALEVILLE, Christophe [FR]/[FR] (UsOnly)
Inventeurs
  • SCHWARZENBACH, Walter
  • MALEVILLE, Christophe
Mandataires
  • THEVENET, Jean-Bruno
Données relatives à la priorité
02/1640920.12.2002FR
60/448,12420.02.2003US
Langue de publication français (FR)
Langue de dépôt français (FR)
États désignés
Titre
(EN) METHOD OF THE PRODUCTION OF CAVITIES IN A SILICON SHEET
(FR) PROCEDE DE REALISATION DE CAVITES DANS UNE PLAQUE DE SILICIUM
Abrégé
(EN)
The invention relates to a method for production of a semiconductor structure of the SOI type, comprising a surface layer of silicon, a covered insulation layer and a substrate, comprising the following method steps: an atomic implantation step through at least a part of the insulation layer and an engraving step for the insulation layer in at least a part of said layer affected by the atomic implantation.
(FR)
L'invention concerne un procédé de réalisation d'une structure semiconductrice de type SOI, comportant une couche superficielle de silicium, une couche enterrée d'isolant et un substrat, ledit procédé comportant les étapes suivantes : une étape d'implantation atomique à travers au moins une partie de la couche d'isolant, une étape de gravure de la couche d'isolant dans au moins une partie de cette couche traversée par l'implantation atomique.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international