(DE) Die Erfindung betrifft eine integrierte Schaltung mit mehreren physikalischen Ebenen, wobei in einer unteren Ebene sicherheitskritische Schaltungskomponenten (22, 24, 25, 28, 30) und in einer oberen Ebene Datenleitungen (11) derart angeordnet sind, daß sie sich zumindest teilweise über den sicherheitskritischen Schaltungskomponenten befinden. Die erfindungsgemäße integrierte Schaltung ist dadurch gekennzeichnet, daß eine Detektorschaltung vorgesehen ist zur Erkennung eines Angriffs auf die integrierte Schaltung aufweisend eine Sendevorrichtung (2) zur Einspeisung vorbestimmter Testdaten (5) in die sicherheitskritischen Schaltungskomponenten, eine Empfangsvorrichtung (3) zum Empfangen der durch die sicherheitskritischen Schaltungskomponenten verarbeiteten Daten und eine Auswertvorrichtung (4) zum Vergleich der empfangenen Daten mit zu erwartenden Daten und zur Feststellung einer Nichtübereinstimmung, wobei die Datenleitungen (11) bei der Verarbeitung der eingespeisten Daten erforderliche Daten führen.
(EN) The invention relates to an integrated circuit comprising several physical levels. Safety-critical circuit components (22, 24, 25, 28, 30) are disposed on a lower level while data lines (11) are disposed on an upper level such that said data lines (11) are located at least in part above the safety-critical circuit components. The inventive integrated circuit is characterized by the fact that it is provided with a detector circuit which detects an attack on the integrated circuit. Said detector circuit comprises a transmission device (2) supplying predefined test data (5) to the safety-critical circuit components, a receiver device (3) receiving the data which has been processed by the safety-critical circuit components, and an evaluation device (4) which compares the received data with expected data and detects an incompatibility, the data lines (11) carrying data that is required for processing the supplied data.
(FR) L'invention concerne un circuit intégré comprenant plusieurs plans physiques, dans lequel des composants de circuit (22, 24, 25, 28, 30) critiques en matière de sécurité sont disposés dans un plan inférieur et des lignes de transmission de données (11) sont disposées dans un plan supérieur, de sorte qu'elles se trouvent, au moins en partie, au-dessus des composants de circuit critiques en matière de sécurité. Le circuit intégré de l'invention est caractérisé en ce qu'il comprend un circuit de détection permettant d'identifier une attaque sur ledit circuit intégré. Ledit dispositif de détection présente un dispositif d'émission (2) destiné à entrer des données d'essai (5) prédéfinies dans les composants de circuit critiques en matière de sécurité, un dispositif de réception (3) destiné à recevoir les données transformées par les composants de circuit critiques en matière de sécurité et un dispositif d'évaluation (4) pouvant comparer les données reçues avec les données souhaitées et constater une non-concordance, les lignes de transmission de données (11) conduisant les données nécessaires lors du traitement des données entrées.