Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

1. WO2003003579 - GENERATEUR DE SIGNAL POUR SIGNAL DSSS OU AMCR

Numéro de publication WO/2003/003579
Date de publication 09.01.2003
N° de la demande internationale PCT/EP2002/004759
Date du dépôt international 30.04.2002
Demande présentée en vertu du Chapitre 2 09.01.2003
CIB
H04J 13/00 2011.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
JCOMMUNICATION MULTIPLEX
13Systèmes de multiplexage en code
CPC
H04J 13/0022
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
JMULTIPLEX COMMUNICATION
13Code division multiplex systems
0007Code type
0022PN, e.g. Kronecker
H04J 13/10
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
JMULTIPLEX COMMUNICATION
13Code division multiplex systems
10Code generation
Déposants
  • ROHDE & SCHWARZ GMBH & CO. KG [DE/DE]; Mühldorfstrasse 15 81671 München, DE (AllExceptUS)
  • BRAUNSTORFINGER, Thomas [DE/DE]; DE (UsOnly)
  • KUFER, Wolfgang [DE/DE]; DE (UsOnly)
Inventeurs
  • BRAUNSTORFINGER, Thomas; DE
  • KUFER, Wolfgang; DE
Mandataires
  • KÖRFER, Thomas ; Mitscherlich & Partner Sonnenstrasse 33 80331 München, DE
Données relatives à la priorité
101 30 686.526.06.2001DE
Langue de publication allemand (DE)
Langue de dépôt allemand (DE)
États désignés
Titre
(DE) SIGNALGENERATOR FÜR EIN DSSS- ODER CDMA-SIGNAL
(EN) SIGNAL GENERATOR FOR A DSSS OR CDMA SIGNAL
(FR) GENERATEUR DE SIGNAL POUR SIGNAL DSSS OU AMCR
Abrégé
(DE)
Ein Signalgenerator (1) für ein DSSS- und/oder CDMA-Signal umfaßt mehrere Spreizsequenzspeicher (151, 161, 15N, 16N) und einen digitalen Signalprozessor (10), der in einer Initialisierungsphase die Spreizsequenz vorberechnet und in dem Spreizsequenzspeicher (151, 161; 15N, 16N) ablegt und der in einer Betriebsphase Datensymbole an einen Abbildungsspeicher (141; 14N) ausgibt. Jeder Abbildungsspeicher (141; 14N) enthält eine Abbildungstabelle, mit welcher die Bits (DI, DQ) der aktuellen Datensymbole und zumindest ein sequentiell aus jedem Spreizsequenzspeicher (151, 15N, 16N) ausgelesenes aktuelles Bit des Spreizsequenz in mindestens einen Ausgangswert (OI1, OQ1; OIN OQN) abgebildet werden.
(EN)
The invention relates to a signal generator (1) for a DSSS or CDMA signal, comprising several spread sequence memories (151, 161, 15N, 16N) and a digital signal processor (10) which pre-calculates the spread sequence in an initialization phase and deposits the same in the spread sequence memory (151, 161; 15N, 16N), and which supplies data symbols to an image memory (141; 14N) in an operating phase. Each image memory (141; 14N) contains an image table by means of which the bits (DI,DQ) of the current data symbols and at least one current bit of the spread sequence, which is sequentially read from every spread sequence memory, is imaged in at least one output value.
(FR)
La présente invention concerne un générateur de signal (1) destiné à un signal DSSS et/ou AMCR, comprenant plusieurs mémoires de séquences d'expansion (151, 161, 15N, 16N) et un processeur de signal numérique (10) qui, au cours d'une phase d'initialisation, réalise un calcul préalable de la séquence d'expansion et la dépose dans la mémoire de séquences d'expansion (151, 161; 15N, 16N), et qui, au cours d'une phase de fonctionnement, fournit des symboles de données à une mémoire de reproduction (141; 14N). Chaque mémoire de reproduction (141; 14N) contient une table de reproduction grâce à laquelle les bits (DI, DQ) des symboles de données courants et au moins un bit courant, de la séquence d'expansion, lu successivement de chacune des mémoires de séquences d'expansion (151, 15N, 16N), sont représentés par au moins une valeur de sortie (OI1, OQ1; OIN OQN).
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international