WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002021699) ACCELERATEUR PROGRAMMABLE DE VITERBI SANS MULTIPLICATEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/021699    N° de la demande internationale :    PCT/US2001/042141
Date de publication : 14.03.2002 Date de dépôt international : 10.09.2001
Demande présentée en vertu du Chapitre 2 :    05.04.2002    
CIB :
H03M 13/00 (2006.01), H03M 13/41 (2006.01)
Déposants : AVAZ NETWORKS [US/US]; 7545 Irvine Center Drive, Suite 100, Irvine, CA 92618 (US)
Inventeurs : AHMED, Zaheer; (PK).
KHAN, Shoab; (PK)
Mandataire : ANSARI, Hazim, H.; PatentMetrix, LLC, 7700 Irvine Center Drive, Suite 800, Irvine, CA 92618 (US)
Données relatives à la priorité :
60/231,255 08.09.2000 US
Titre (EN) PROGRAMMABLE AND MULTIPLIERLESS VITERBI ACCELERATOR
(FR) ACCELERATEUR PROGRAMMABLE DE VITERBI SANS MULTIPLICATEUR
Abrégé : front page image
(EN)The invention is related to methods and apparatus that decode convolutionally encoded data, including trellis-coded modulation (TCM) systems. One embodiment of the invention shares a memory device with a main processor, such as a microprocessor or a DSP, and advantageously relieves the main processor of the relatively time-consuming task of decoding the convolutionally encoded data. This frees up the main processor to execute other tasks. One embodiment of the invention includes a micro-coded state machine that can be programmed to control the decoding of the convolutional codes.
(FR)L'invention concerne des procédés et un appareil décodant des données codées convolutionnellement, comprenant des systèmes de modulation par codage en treillis (TCM). Selon un mode de réalisation, le procédé partage un appareil de mémoire avec un processeur principal, comme un microprocesseur ou un DSP et débarrasse avantageusement le processeur principal de la tâche occupant un certain temps à décoder les données codées convolutionnellement. Ceci libère le processeur principal et lui permet d'exécuter d'autres tâches. Un mode de réalisation comprend une machine d'état micro-codée programmable afin de commander le décodage des codes convolutionnels.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)