Traitement en cours

Veuillez attendre...

PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le samedi 31.10.2020 à 7:00 AM CET
Paramétrages

Paramétrages

Aller à Demande

1. WO1999004528 - PROCEDE ET APPAREIL POUR SYNCHRONISER UN SIGNAL DE COMMANDE

Numéro de publication WO/1999/004528
Date de publication 28.01.1999
N° de la demande internationale PCT/US1998/014152
Date du dépôt international 10.07.1998
CIB
G06F 1/10 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1Détails non couverts par les groupes G06F3/-G06F13/89
04Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci
10Répartition des signaux d'horloge
H04L 7/033 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
7Dispositions pour synchroniser le récepteur avec l'émetteur
02Commande de vitesse ou de phase au moyen des signaux de code reçus, les signaux ne contenant aucune information de synchronisation particulière
033en utilisant les transitions du signal reçu pour commander la phase de moyens générateurs du signal de synchronisation, p.ex. en utilisant une boucle verrouillée en phase
CPC
G06F 1/10
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
1Details not covered by groups G06F3/00G06F13/00 and G06F21/00
04Generating or distributing clock signals or signals derived directly therefrom
10Distribution of clock signals ; , e.g. skew
H04L 7/0045
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7Arrangements for synchronising receiver with transmitter
0016correction of synchronization errors
0045Correction by a latch cascade
H04L 7/02
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
7Arrangements for synchronising receiver with transmitter
02Speed or phase control by the received code signals, the signals containing no special synchronisation information
Déposants
  • RAMBUS INCORPORATED [US]/[US]
Inventeurs
  • PORTMANN, Clemenz
  • DILLON, John, B.
Mandataires
  • GALLIANI, William, S.
Données relatives à la priorité
08/897,65821.07.1997US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) A METHOD AND APPARATUS FOR SYNCHRONIZING A CONTROL SIGNAL
(FR) PROCEDE ET APPAREIL POUR SYNCHRONISER UN SIGNAL DE COMMANDE
Abrégé
(EN)
A synchronization circuit for gradually shifting the phase domain of a control signal (530) to permit synchronization of a signal with a clock signal (500) in a different phase domain in a system with a single frequency, but arbitrary phase relationship. The present invention allows a control signal (530) in the phase domain of an internal clock to be synchronized with an external clock (500), when the phase domain of the external clock differs substantially from that of the internal clock. In synchronizing the control signal (530) to the external clock (500), the present invention avoids the generation of runt pulses while providing a control signal synchronized to the external clock in the least amount of time feasible (i.e. lowest latency time). Because the present invention has no failure modes due to timing relationships, MTBF is infinite for failures caused by such relationships and therefore need not be a concern. This also implies that no risk is posed to the proper operation of the circuits driven thereby.
(FR)
On décrit un circuit de synchronisation qui permet de déplacer progressivement le domaine de phase d'un signal de commande (530) pour permettre, dans un système monofréquence, de synchroniser un signal avec un signal d'horloge (500) dans un domaine de phase différent mais suivant une relation de phase arbitraire. Le procédé de l'invention permet, dans le domaine de phase d'une horloge interne, de synchroniser un signal de commande (530) avec une horloge externe (500) lorsque le domaine de phase de cette dernière est sensiblement différent de celui de l'horloge interne. En synchronisant le signal de commande (530) avec l'horloge externe (500), on évite, grâve au procédé de l'invention, la génération d'impulsions parasites pendant la transmission d'un signal de commande synchronisé avec l'horloge externe dans le laps de temps le plus court admis (c'est-à-dire un temps d'attente minime). Le procédé ne présentant aucun mode de défaillance imputable à des relations temporelles, la MTBF est illimitée en ce qui concerne des défaillances causées par ces relations et ne constitue donc pas un sujet de préoccupation. Cela signifie en outre l'absence de risque quant au bon fonctionnement des circuits ainsi commandés.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international