PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le lundi 03.02.2020 à 10:00 AM CET
Recherche dans les collections de brevets nationales et internationales
Une partie du contenu de cette demande n'est pas disponible pour le moment.
Si cette situation persiste, contactez-nous auObservations et contact
1. (WO1998049653) PROCEDE DE FORMATION DE CI DANS DES SUBSTRATS ET CIRCUITS ENFOUIS
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1998/049653 N° de la demande internationale : PCT/US1998/008902
Date de publication : 05.11.1998 Date de dépôt international : 29.04.1998
Demande présentée en vertu du Chapitre 2 : 19.11.1998
CIB :
G06K 19/077 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
K
RECONNAISSANCE DES DONNÉES; PRÉSENTATION DES DONNÉES; SUPPORTS D'ENREGISTREMENT; MANIPULATION DES SUPPORTS D'ENREGISTREMENT
19
Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques
06
caractérisés par le genre de marque numérique, p.ex. forme, nature, code
067
Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit
07
avec des puces à circuit intégré
077
Détails de structure, p.ex. montage de circuits dans le support
Déposants :
MICRON COMMUNICATIONS, INC. [US/US]; 8000 South Federal Way Boise, ID 83706, US
Inventeurs :
TUTTLE, Mark, E.; US
LAKE, Rickie, C.; US
Mandataire :
LATWESEN, David, G. ; Wells, St. John, Roberts, Gregory & Matkin, P.S. Suite 1300 601 W. First Avenue Spokane, WA 99201, US
Données relatives à la priorité :
08/847,12301.05.1997US
Titre (EN) METHODS FOR FORMING INTEGRATED CIRCUITS WITHIN SUBSTRATES, AND EMBEDDED CIRCUITS
(FR) PROCEDE DE FORMATION DE CI DANS DES SUBSTRATS ET CIRCUITS ENFOUIS
Abrégé :
(EN) The invention includes methods for forming integrated circuits within substrates, and embedded circuits. In one aspect, the invention includes a method of forming an integrated circuit within a substrate comprising: a) providing a recess in a substrate; b) printing an antenna within the recess; and c) providing an integrated circuit chip and a battery in electrical connection with the antenna. In another aspect, the invention includes a method of forming an integrated circuit within a substrate comprising: a) provinding a substrate having a first recess and a second recess formed therein; b) printing a conductive film between the first and second recesses and within the first and second recesses, the conductive film forming electrical interconnects between and within the first and second recesses; c) providing a first electrical component within the first recess and in electrical connection with the electrical interconnects therein; d) providing a second electrical component within the second recess and in electrical connection with the electrical interconnects therein; and e) covering the first electrical component, the second electrical component and the conductive film with at least one protective cover. In anothr aspect, the invention includes an embedded circuit comprising: a) a substrate having a recess therein, the recess having a bottom surface and a sidewall surface joined to the bottom surface; b) interconnect circuitry formed on the bottom and sidewall surfaces; and c) an integrated circuit chip within the recess and operatively connected to the interconnect circuitry.
(FR) L'invention porte sur des procédés de formation de circuits intégrés à l'intérieur de substrats, et sur des circuits enfouis. Dans une exécution, le procédé de formation de circuits intégrés à l'intérieur de substrats consiste à: (a) former un évidement dans le substrat; (b) imprimer une antenne dans l'évidement; et (c) raccorder une puce de CI et une batterie à l'antenne. Dans une deuxième exécution, le procédé de formation de circuits intégrés à l'intérieur de substrats consiste à: (a) prendre un substrat comportant un premier et un deuxième évidement; (b) imprimer entre et à l'intérieur des deux évidements un film conducteur assurant des liaisons électriques entre et à l'intérieur des deux évidements; (c) placer un premier composant électrique dans le premier évidement raccordé avec les connexions électriques s'y trouvant; (d) placer un deuxième composant électrique dans le deuxième évidement raccordé avec les connexions électriques s'y trouvant; (e) recouvrir le premier et le deuxième composant électrique et le film conducteur d'au moins un revêtement protecteur. Dans une troisième exécution, l'invention porte sur un circuit enfoui comprenant: (a) un substrat comportant un évidement dont les surfaces du fond et des côtés sont reliées; et (c) une puce de CI placée dans l'évidement et fonctionnellement reliée au circuit d'interconnexion.
front page image
États désignés : AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, GW, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)
Also published as:
JP2001523364 AU1998074708