WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998000779) MICROPROCESSEUR CONFIGURE POUR TRADUIRE DES INSTRUCTIONS D'UN ENSEMBLE D'INSTRUCTIONS EN UN AUTRE ENSEMBLE D'INSTRUCTIONS TRADUITES QU'IL STOCKE ET EXECUTE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/000779    N° de la demande internationale :    PCT/US1997/011150
Date de publication : 08.01.1998 Date de dépôt international : 26.06.1997
Demande présentée en vertu du Chapitre 2 :    26.11.1997    
CIB :
G06F 9/318 (2006.01), G06F 9/38 (2006.01)
Déposants : ADVANCED MICRO DEVICES, INC. [US/US]; 5204 East Ben White Boulevard, Mail Stop 562, Austin, TX 78741 (US)
Inventeurs : IRETON, Mark, A.; (US)
Mandataire : MILLER, Louise, K.; Advanced Micro Devices, Inc., 5204 East Ben White Boulevard, Mail Stop 562, Austin, TX 78741 (US).
BROOKES & MARTIN; High Holborn House, 52/54 High Holborn, London WC1V 6SE (GB)
Données relatives à la priorité :
08/672,475 28.06.1996 US
Titre (EN) A MICROPROCESSOR CONFIGURED TO TRANSLATE INSTRUCTIONS FROM ONE INSTRUCTION SET TO ANOTHER, TO STORE AND EXECUTE THE TRANSLATED INSTRUCTIONS
(FR) MICROPROCESSEUR CONFIGURE POUR TRADUIRE DES INSTRUCTIONS D'UN ENSEMBLE D'INSTRUCTIONS EN UN AUTRE ENSEMBLE D'INSTRUCTIONS TRADUITES QU'IL STOCKE ET EXECUTE
Abrégé : front page image
(EN)A microprocessor including an instruction translation unit and a storage control unit is provided. The instruction translation unit scans the instructions to be executed by the microprocessor. The instructions are coded in the instruction set of a CPU core included within the microprocessor. The instruction translation unit detects code sequences which may be more efficiently executed in a DSP core included within the microprocessor, and translates detected code sequences into one or more DSP instructions. The instruction translation unit conveys the translated code sequences to a storage control unit. The storage control unit stores the code sequences along with the address of the original code sequences. As instructions are fetched, the storage control unit is searched. If a translated code sequence is stored for the instructions being fetched, the translated code sequence is substituted for the code sequence.
(FR)La présente invention concerne un microprocesseur incluant une unité de traduction d'instructions et une unité de commande de mémoire. L'unité de traduction d'instructions parcourt les instructions que le microprocesseur doit exécuter. Les instructions sont codées dans l'ensemble d'instructions de la mémoire de l'unité centrale figurant dans le microprocesseur. L'unité de traduction d'instructions détecte les séquences de code qui peuvent être exécutées plus efficacement dans la mémoire du processeur de signaux numériques (DSP) figurant dans le microprocesseur et traduit les séquences de code détectées en une ou plusieurs instructions DSP. L'unité de traduction d'instructions transfère les séquences de code traduites dans une unité de commande de mémoire. Ladite unité de commande de mémoire stocke les séquences de code en même temps que l'adresse des séquences de code d'origine. Lors d'une recherche d'instructions, le système explore l'unité de commande de mémoire. Si une séquence de code traduite des instructions recherchées est déjà stockée, la séquence de code traduite remplace la séquence de code.
États désignés : JP, KR.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)