Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO1993017383 - AGENCEMENT D'UN CIRCUIT POUR LA MULTIPLICATION NUMERIQUE DE NOMBRES ENTIERS

Numéro de publication WO/1993/017383
Date de publication 02.09.1993
N° de la demande internationale PCT/DE1993/000175
Date du dépôt international 01.03.1993
Demande présentée en vertu du Chapitre 2 17.09.1993
CIB
G06F 1/02 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1Détails non couverts par les groupes G06F3/-G06F13/89
02Générateurs de fonctions numériques
G06F 1/03 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1Détails non couverts par les groupes G06F3/-G06F13/89
02Générateurs de fonctions numériques
03travaillant, au moins partiellement, par consultation de tables
G06F 7/52 2006.01
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
7Méthodes ou dispositions pour le traitement de données en agissant sur l'ordre ou le contenu des données manipulées
38Méthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p.ex. en utilisant une représentation binaire, ternaire, décimale
48utilisant des dispositifs n'établissant pas de contact, p.ex. tube, dispositif à l'état solide; utilisant des dispositifs non spécifiés
52Multiplication; Division
CPC
G06F 1/02
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
1Details not covered by groups G06F3/00G06F13/00 and G06F21/00
02Digital function generators
G06F 1/0307
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
1Details not covered by groups G06F3/00G06F13/00 and G06F21/00
02Digital function generators
03working, at least partly, by table look-up
0307Logarithmic or exponential functions
G06F 2101/10
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
2101Indexing scheme relating to the type of digital function generated
10Logarithmic or exponential functions
G06F 7/5235
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
7Methods or arrangements for processing data by operating upon the order or content of the data handled
38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
48using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
52Multiplying; Dividing
523Multiplying only
5235using indirect methods, e.g. quarter square method, via logarithmic domain
Déposants
  • HÖFFLINGER, Bernd [DE]/[DE]
Inventeurs
  • HÖFFLINGER, Bernd
Mandataires
  • MÜNICH, Wilhelm
Données relatives à la priorité
P 42 06 316.729.02.1992DE
P 42 13 107.321.04.1992DE
Langue de publication allemand (DE)
Langue de dépôt allemand (DE)
États désignés
Titre
(DE) SCHALTUNGSANORDNUNG ZUM DIGITALEN MULTIPLIZIEREN VON INTEGER-ZAHLEN
(EN) CIRCUIT ARRANGEMENT FOR THE DIGITAL MULTIPLYING OF INTEGER NUMBERS
(FR) AGENCEMENT D'UN CIRCUIT POUR LA MULTIPLICATION NUMERIQUE DE NOMBRES ENTIERS
Abrégé
(DE)
Beschrieben wird eine Schaltungsanordnung zum digitalen Multiplizieren von Integer-Zahlen, mit einer Codiereinheit, einer Addiereinheit, die die Ausgangswerte der Codiereinheit addiert, und einer Decodiereinheit, die den Ausgangswert der Addiereinheit decodiert. Die Erfindung zeichnet sich dadurch aus, daß die Codiereinheit die Zahlen nach folgender Formel codiert: X = 2k * (1 + xB) = 2k + XB, Y = 21 * (1 + yB) = 21 + YB, daß die Addiereinheit die Größen k, 1 und x und y addiert, und daß die gemischten Terme XB*YB je nach gewünschter Genauigkeit entweder nicht gebildet oder rekursiv nach der vorstehenden Vorgehensweise berechnet werden.
(EN)
The description relates to a circuit arrangement for the digital multiplying of integer numbers, with a coding unit, and adding unit which adds the output values of the coding unit, and a decoding unit which decodes the output value of the adding unit. The invention is distinguished in that the coding unit codes the numbers by the formula: X = 2k * (1 + xB) = 2k + XB, Y = 21 * (1 + yB) = 21 + YB, the adding unit adds the quantities K, 1 and x and y and the mixed terms XB*YB are either not formed or a calculated recursively by the present process, depending on the accuracy desired.
(FR)
Il est décrit un agencement de circuit pour la multiplication numérique de nombres entiers, comprenant une unité de codage, une unité additionneuse additionnant les valeurs de sortie de l'unité de codage, et une unité de décodage décodant la valeur de sortie de l'unité additionneuse. L'invention est caractérisée en ce que l'unité de codage code les nombres suivant la formule ci-après: X = 2k * (1 + xB) = 2k + XB, Y = 21 * (1 + yB) = 21 + YB, de telle façon que l'unité additionneuse additionne les grandeurs k, 1 et x et y, et que les termes mixtes XB*YB soient, suivant la précision recherchée, ou bien non formés, ou bien calculés de façon récursive, selon le mode précité.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international