WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1992017841) PROCESSEUR DE REMPLACEMENT REPRENANT LES FONCTIONS D'UN PROCESSEUR HORS SERVICE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1992/017841    N° de la demande internationale :    PCT/EP1992/000383
Date de publication : 15.10.1992 Date de dépôt international : 24.02.1992
Demande présentée en vertu du Chapitre 2 :    16.06.1992    
CIB :
G06F 11/20 (2006.01)
Déposants : INTERNATIONAL BUSINESS MACHINES CORPORATION [US/US]; Armonk, NY 10504 (US) (CS, HU, PL, RU, UA only).
IBM DEUTSCHLAND GMBH [DE/DE]; Pascalstraße 100, D-7000 Stuttgart 80 (DE) (DE only)
Inventeurs : SUTTON, Arthur, James; (US)
Mandataire : SCHÄFER, Wolfgang; IBM Deutschland Informationssysteme GmbH, Patentwesen und Urheberrecht, Pascalstraße 100, D-70548 Stuttgart (DE)
Données relatives à la priorité :
675,393 26.03.1991 US
Titre (EN) ALTERNATE PROCESSOR CONTINUATION OF TASK OF FAILED PROCESSOR
(FR) PROCESSEUR DE REMPLACEMENT REPRENANT LES FONCTIONS D'UN PROCESSEUR HORS SERVICE
Abrégé : front page image
(EN)Completes on another CPU the execution of a program, or program task, terminated by a processor error on a first CPU without re-executing any sucessfully-completed instructions and without any abnormal ending being provided to the program. The continued program needs not have any built-in recovery or correction code. Predetermined register contents in the failed processor are stored in predetermined storage locations by the failing processor by a service processor (SP) when the failing processor has not been able to store this information. The predetermined contents saved from the failed processor are defined by the system architecture for saving an interruption of a program to enable the continuation of execution of the program after restoring the contents of PSWs, CRs, FPRs, GPRs, ARs, etc. if using the ESA/370 architecture. When a failed processor is detected, the SP issues an external interruption to other processors in the system that are operable for continuing the execution of the failed processor task after the required information is stored. Special indicators are stored in predetermined places in the system and/or microcode memory that is accessible to the SP and to the healthy processors in the system selectable for continuing the task's execution.
(FR)Le processeur décrit reprend l'exécution d'un programme ou d'une tâche de programme interrompu par suite d'un défaut survenu dans un premier processeur, sans qu'il soit nécessaire de réexécuter les instructions déjà menées à bien et sans que le programme soit terminé anormalement. Le programme à reprendre ne nécessite pas de code incorporé de récupération ou de correction. Le contenu prédéterminé du registre du processeur hors service est stocké par le processeur défectueux ou par un processeur de service (SP) dans des emplacements de stockage prédéterminés lorsque le processeur défectueux n'a pas pu stocker lui-même ces informations. Le contenu prédéterminé qui a été récupéré dans le processeur défectueux est défini par l'architecture du système pour sauver un programme interrompu afin de permettre la poursuite de l'exécution du programme après rétablissement du contenu des PSW (mots d'état programme), CR (registres de commande), FPR (registres à champ programmable), GPR (registres banalisés), AR (registres d'adresses) etc, en cas d'utilisation de l'architecture ESA/370. Lorsqu'un défaut de processeur est détecté, le processeur de service crée une instruction externe qui est envoyée aux autres processeurs du système ayant la fonction de poursuivre l'exécution de la tâche inachevée du processeur après stockage des informations voulues. Des indicateurs spéciaux sont stockés dans des endroits prédéterminés de la mémoire du système et/ou de la mémoire microcode qui est accessible par le processeur de service et par les processeurs fonctionnant normalement et qui peuvent être choisis pour reprendre l'exécution de la tâche.
États désignés : CS, DE, HU, PL, RU, UA.
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)