Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO1990013085 - CARTOUCHE DE MEMOIRE

Numéro de publication WO/1990/013085
Date de publication 01.11.1990
N° de la demande internationale PCT/JP1990/000511
Date du dépôt international 19.04.1990
CIB
G06F 12/14 2006.1
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
12Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
14Protection contre l'utilisation non autorisée de mémoire
G11C 5/00 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
5Détails de mémoires couverts par le groupe G11C11/71
G11C 5/14 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
5Détails de mémoires couverts par le groupe G11C11/71
14Dispositions pour l'alimentation
G11C 7/22 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
7Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
22Circuits de synchronisation ou d'horloge pour la lecture-écriture ; Générateurs ou gestion de signaux de commande pour la lecture-écriture
G11C 7/24 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
7Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
24Circuits de protection ou de sécurité pour cellules de mémoire, p.ex. dispositions pour empêcher la lecture ou l'écriture par inadvertance; Cellules d'état; Cellules de test
G11C 8/18 2006.1
GPHYSIQUE
11ENREGISTREMENT DE L'INFORMATION
CMÉMOIRES STATIQUES
8Dispositions pour sélectionner une adresse dans une mémoire numérique
18Circuits de synchronisation ou d'horloge; Génération ou gestion de signaux de commande d'adresse, p.ex. pour des signaux d'échantillonnage d'adresse de ligne ou d'échantillonnage d'adresse de colonne
CPC
G06F 12/1433
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
12Accessing, addressing or allocating within memory systems or architectures
14Protection against unauthorised use of memory ; or access to memory
1416by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
1425the protection being physical, e.g. cell, word, block
1433for a module or a part of a module
G06F 12/16
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
12Accessing, addressing or allocating within memory systems or architectures
16Protection against loss of memory contents
G11C 5/00
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
5Details of stores covered by G11C11/00
G11C 5/143
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
5Details of stores covered by G11C11/00
14Power supply arrangements
143Detection of memory cassette insertion/removal; Continuity checks of supply and ground lines
G11C 7/22
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
7Arrangements for writing information into, or reading information out from, a digital store
22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
G11C 7/24
GPHYSICS
11INFORMATION STORAGE
CSTATIC STORES
7Arrangements for writing information into, or reading information out from, a digital store
24Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
Déposants
  • NINTENDO CO., LTD. [JP]/[JP] (AllExceptUS)
  • OKADA, Satoru [JP]/[JP] (UsOnly)
Inventeurs
  • OKADA, Satoru
Mandataires
  • YAMADA, Yoshito
Données relatives à la priorité
1/10102620.04.1989JP
Langue de publication Japonais (ja)
Langue de dépôt japonais (JA)
États désignés
Titre
(EN) MEMORY CARTRIDGE
(FR) CARTOUCHE DE MEMOIRE
Abrégé
(EN) A memory cartridge according to this invention is mounted removably to a D processing device such as a portable electronic game machine containing a CPU, and contains a programmable ROM (PROM) and a bank switching circuit, and an external RAM is contained in the bank switching circuit. The external RAM is backed up by a cell. First and second key data are previously written into the PROM. After power supply is switched on, a reset signal is outputted when the power-supply voltage reaches a given value. When the first key data is read from the PROM and also a reset signal is outputted the external ROM becomes accessible by the CPU. When and after the second key data is read from the PROM, access by the CPU to the external RAM is prohibited.
(FR) Une cartouche de mémoire est montée de manière amovible dans un dispositif de traitement de données, tel qu'un automate électronique portatif de jeu qui contient une unité centrale de traitement. La cartouche de mémoire contient une mémoire morte programmable (PROM) et un circuit commutateur de banque qui contient à son tour une mémoire extérieure à accès sélectif. La mémoire extérieure à accès sélectif est soutenue par une cellule. Des premières et deuxièmes données clés sont écrites au préalable dans la mémoire morte programmable. Lorsque l'alimentation est branchée, un signal de remise à zéro est émis dès que la tension d'alimentation atteint une valeur donnée. Lorsque les premières données clés sont lues dans la mémoire morte programmable et qu'un signal de remise à zéro a été émis, l'unité centrale de traitement peut avoir accès à la mémoire extérieure à accès sélectif. Lorsque les deuxièmes données clés ont été lues dans la mémoire morte programmable, l'accès de l'unité centrale de traitement à la mémoire extérieure à accès sélectif est interdit.
Dernières données bibliographiques dont dispose le Bureau international