Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. JP2020126506 - INFORMATION PROCESSOR AND INFORMATION PROCESSING METHOD

Office
Japon
Numéro de la demande 2019019340
Date de la demande 06.02.2019
Numéro de publication 2020126506
Date de publication 20.08.2020
Type de publication A
CIB
G06F 11/08
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
08Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p.ex. en utilisant des codes de contrôle
G06F 11/00
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
G06F 11/07
GPHYSIQUE
06CALCUL; COMPTAGE
FTRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
11Détection d'erreurs; Correction d'erreurs; Contrôle de fonctionnement
07Réaction à l'apparition d'un défaut, p.ex. tolérance de certains défauts
CPC
G06F 11/00
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
G06F 11/07
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
G06F 11/08
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
11Error detection; Error correction; Monitoring
07Responding to the occurrence of a fault, e.g. fault tolerance
08Error detection or correction by redundancy in data representation, e.g. by using checking codes
Déposants NIPPON TELEGR & TELEPH CORP
日本電信電話株式会社
Inventeurs SATO NORIYUKI
佐藤 教之
KANEMITSU TAKUO
金光 卓生
Mandataires 特許業務法人磯野国際特許商標事務所
Titre
(EN) INFORMATION PROCESSOR AND INFORMATION PROCESSING METHOD
(JA) 情報処理装置および情報処理方法
Abrégé
(EN)

PROBLEM TO BE SOLVED: To provide an information processor capable of preventing a piece of significant information from being incorrectly outputted even when there is a failure in the processing unit that processes multiple pieces of information.

SOLUTION: An information processor 100 includes a processing unit 1 that processes multiple pieces of information. The information processor 100 includes: an adder 2A that adds a unique value of each input memory 20000 to 21023 to each of the multiple pieces of information 40000 to 41023; a subtraction unit 2B that subtracts the unique value from each of the multiple added information 70000 to 71023 that have been processed by a processing unit 1 and has no duplicate values; output memories 30000 to 31023 that hold each of multiple pieces of processed information 50000 to 51023; and a determination part 3 that determines whether the values of the processed information 50000 to 51023 are within a predetermined range, when anyone is out of the range, outputs the processed information as invalid information.

SELECTED DRAWING: Figure 1

COPYRIGHT: (C)2020,JPO&INPIT

(JA)

【課題】複数の情報を処理する処理部の故障があっても、有意な情報が誤って出力されることを防止する。
【解決手段】複数の情報を処理する処理部1を備える情報処理装置100は、複数の情報40000〜41023の値の各々に、入力メモリ20000〜21023ごとの固有値を加算する加算部2Aと、処理部1によって処理済みとなり、値の重複がない複数の加算済情報70000〜71023の各々から、固有値を減算する減算部2Bと、複数の処理済みの情報50000〜51023の各々を保持する出力メモリ30000〜31023と、処理済みの情報50000〜51023の値が所定の範囲内であるか否かを判定し、範囲外であった場合、当該処理済みの情報を無効な情報として出力する判定部3と、を備える。
【選択図】図1

Related patent documents